基于碲纳米片的二维范德华双极型晶体管及其构筑方法

    公开(公告)号:CN113130637B

    公开(公告)日:2022-10-04

    申请号:CN202110394727.2

    申请日:2021-04-13

    Abstract: 本发明公开了一种基于碲纳米片的二维范德华双极型晶体管及其构筑方法,属于半导体材料技术领域,本发明基于碲纳米片的二维范德华双极型晶体管(BJTs),包括不同厚度的二维p型碲纳米片、二维n型半导体材料、电极及目标衬底,利用水热法合成的不同厚度的碲纳米片以及二维n型半导体纳米片,通过改变集电极与发射极碲纳米片的厚度来调控载流子浓度差,改变基极二维n型半导体的厚度来调控载流子的隧穿势垒,借助于PPC辅助转移实现三层材料的垂直无损堆垛,设计p型半导体与高功函数金属接触,n型半导体与低功函数金属接触来减小金属与材料之间的肖特基势垒,进而实现BJTs性能的有效调控,实现良好的电流放大功能。

    一种过渡金属族硫化物逻辑运算器及其构筑方法

    公开(公告)号:CN109638152A

    公开(公告)日:2019-04-16

    申请号:CN201811426960.9

    申请日:2018-11-27

    Abstract: 本发明属于逻辑运算器领域,涉及一种过渡金属族硫化物同质结逻辑运算器及其构筑方法。构筑方法为:对一个过渡金属族硫化物纳米片的一半区域进行保护,另一半未保护的区域用弱氧化性溶液进行硫空位的构筑。而过渡金属族硫化物的电子特性受硫空位调控的影响明显,从而在保护区域和硫空位构筑区域产生了电子浓度差,形成同质结。在原始区域,硫空位构筑区域和同质结区域构筑电极之后便可得到同质结逻辑运算器,避免了复杂范德华异质结堆垛的工艺和不稳定的器件界面和不稳定的P/N掺杂,提供一个简单稳定的同质结逻辑运算器构筑新途径。由于二维过渡金属族硫化物超薄的特性,将在下一代柔性,透明,大规模集成电子器件上面具有极大的应用前景。

    梯度应变调控的范德华异质结型光电探测器及其制备方法

    公开(公告)号:CN116705889B

    公开(公告)日:2024-02-27

    申请号:CN202310774784.2

    申请日:2023-06-28

    Abstract: 本发明公开了梯度应变调控的范德华异质结型光电探测器及其制备方法,包括:源电极、半导体基底、二维层状材料、一维半导体纳米柱阵列、石墨烯层、绝缘层和漏电极;源电极设置在所述半导体基底上表面的一侧,一维半导体纳米柱阵列设置于半导体基底上表面图案化区域,绝缘层设置在半导体基底上表面远离源电极的另一侧以及一维半导体纳米柱阵列的间隙位置,二维层状材料置于一维半导体纳米柱阵列和绝缘层上,石墨烯层置于二维层状材料上,漏电极设置在所述石墨烯层上方。本发明具有一定的普适性,不仅局限于使用的几种材料,凡是可以构筑出类似结构的材料均可由此方法进行研究,拓宽了材料应变工程的研究范围。

    基于碲纳米片的二维范德华双极型晶体管及其构筑方法

    公开(公告)号:CN113130637A

    公开(公告)日:2021-07-16

    申请号:CN202110394727.2

    申请日:2021-04-13

    Abstract: 本发明公开了一种基于碲纳米片的二维范德华双极型晶体管及其构筑方法,属于半导体材料技术领域,本发明基于碲纳米片的二维范德华双极型晶体管(BJTs),包括不同厚度的二维p型碲纳米片、二维n型半导体材料、电极及目标衬底,利用水热法合成的不同厚度的碲纳米片以及二维n型半导体纳米片,通过改变集电极与发射极碲纳米片的厚度来调控载流子浓度差,改变基极二维n型半导体的厚度来调控载流子的隧穿势垒,借助于PPC辅助转移实现三层材料的垂直无损堆垛,设计p型半导体与高功函数金属接触,n型半导体与低功函数金属接触来减小金属与材料之间的肖特基势垒,进而实现BJTs性能的有效调控,实现良好的电流放大功能。

    一种过渡金属族硫化物逻辑运算器及其构筑方法

    公开(公告)号:CN109638152B

    公开(公告)日:2020-05-12

    申请号:CN201811426960.9

    申请日:2018-11-27

    Abstract: 本发明属于逻辑运算器领域,涉及一种过渡金属族硫化物同质结逻辑运算器及其构筑方法。构筑方法为:对一个过渡金属族硫化物纳米片的一半区域进行保护,另一半未保护的区域用弱氧化性溶液进行硫空位的构筑。而过渡金属族硫化物的电子特性受硫空位调控的影响明显,从而在保护区域和硫空位构筑区域产生了电子浓度差,形成同质结。在原始区域,硫空位构筑区域和同质结区域构筑电极之后便可得到同质结逻辑运算器,避免了复杂范德华异质结堆垛的工艺和不稳定的器件界面和不稳定的P/N掺杂,提供一个简单稳定的同质结逻辑运算器构筑新途径。由于二维过渡金属族硫化物超薄的特性,将在下一代柔性,透明,大规模集成电子器件上面具有极大的应用前景。

    自组装离子层外延法合成原子层厚氧化锌纳米片的方法

    公开(公告)号:CN109516493A

    公开(公告)日:2019-03-26

    申请号:CN201811284801.X

    申请日:2018-10-31

    Abstract: 本发明提供自组装离子层外延法低温合成原子层厚氧化锌纳米片的方法,利用互不相溶的两相界面作为生长模板,采用烃基碳链长度在C12-C18之间的脂肪醇硫酸酯盐溶液为阴离子表面活性剂来诱导锌氧交替形核进而形成氧化锌纳米片,将表面活性剂溶液滴加在反应液表面,通过水热反应,表面活性分子的模板吸附作用,在两相界面处自组装外延生长原子层厚的氧化锌纳米片,可实现氧化锌向任意基底的转移。利用此发明,可实现50-70℃下生长尺寸约5-30µm、厚度为1.5-5 nm的氧化锌纳米片,高效稳定的合成对下一代柔性、透明、可穿戴的纳米器件应用具有重大的商业价值和深远的现实意义。

Patent Agency Ranking