一种Turbo译码器的位宽非对称仿存接口

    公开(公告)号:CN104702294A

    公开(公告)日:2015-06-10

    申请号:CN201510136860.2

    申请日:2015-03-26

    Abstract: 本发明提出一种通用的可配置的Turbo译码器接口逻辑电路,包括输入输出接口和缓存区,输入输出接口包括输入数据载入单元和输出数据存储单元,缓存区包括输入缓存和输出缓存,输入数据载入单元用于将待译码数据以滑窗为单位从一个存储器中读入到所述输入缓存中;输出数据存储单元用于在译码完成之后将输出缓存中的硬比特信息写入到存储器中。本发明的输入输出位宽可以根据CPU的数据总线位宽进行配置和修改,且根据不同的译码并行度P,可通过修改有限状态机的状态跳转条件来完成。本发明支持LTE协议中所规定的所有188种不同长度的码块,解决了CPU和译码器数据总线位宽不对称造成存储器读写问题,可广泛应用于通信基站以及移动终端设备中。

    一种LTE系统资源映射的向量化实现方法和装置

    公开(公告)号:CN103957090A

    公开(公告)日:2014-07-30

    申请号:CN201410141740.7

    申请日:2014-04-10

    Abstract: 本发明提出一种LTE系统资源映射的向量化实现装置和方法,所述装置包括多粒度并行存储器、数据缓存装置、系数生成装置和向量广播合并装置。本发明采用可编程配置的DSP芯片,并结合高效的向量化资源映射算法来实现LTE/LTE-A资源映射方案。针对下行信道,根据下行共享信道和控制信道的映射时域位置不同,将资源映射以CFI为界分为控制域和数据域的资源映射,并着重对数据域中PDSCH信道信号的映射进行并行优化处理,具有运算速度快,并行粒度高、访存次数少的优点。

    一种用于LTE系统Turbo码内交织的并行实现方法及装置

    公开(公告)号:CN103888224A

    公开(公告)日:2014-06-25

    申请号:CN201410136945.6

    申请日:2014-04-04

    Abstract: 本发明提出并公开了一种通过查表以及简单的移位及算术运算操作,并行实现Turbo码内交织的方法及装置,将数据按列优先的方式存入输入缓冲区中,每次从输入缓冲区中按行地址索引读入一行数据,再根据列地址索引进行交织操作,实现Turbo码内交织。通过分析LTE物理层协议36.212中所规定的188种不同码块长度,总结出以下规律:行地址索引在不同码块长度的情况下前后均存在等差特性,同时在计算列地址索引时,每行数据的列地址索引均与首行相差偏移量△和差值N。本发明能够明显减少Turbo码内交织器的计算时间,实现较快地Turbo编译码,提高无线通信系统的数据吞吐率,可广泛应用于4G基站以及移动设备中。

    一种Turbo迭代译码方法和译码装置

    公开(公告)号:CN104579369A

    公开(公告)日:2015-04-29

    申请号:CN201410796237.5

    申请日:2014-12-18

    Abstract: 本发明公开了一种Turbo迭代译码方法及译码装置,装置包括第一子译码器、第一交织器、第二交织器、第二子译码器、第一解交织器、第二解交织器、硬判决单元和译码差异判决单元。本发明的方法包括两个软输入软输出的子译码器对系统信息、第一校验信息和第二校验信息的迭代译码以及译码差异判决单元依据两个子译码器的输出比特软信息的差异进行的迭代停止判决。本发明可以有效降低接收信号质量较差时的译码迭代次数,降低译码复杂度,节省硬件和时间开销,进而提高整个系统的性能。

    PUSCH信道检测ACK/NACK状态的方法及装置

    公开(公告)号:CN105847199B

    公开(公告)日:2018-12-07

    申请号:CN201610157296.7

    申请日:2016-03-18

    Abstract: 本发明公开了一种PUSCH信道上ACK/NACK状态检测的方法及装置,所述方法包括:在ACK/NACK译码结束之后,根据ACK/NACK信息比特数确定是否进行DTX状态检测,若进行DTX状态检测,则将基站译码得到的ACK/NACK比特序列进行重构,获得重构比特序列,再将重构比特序列和解调软比特序列进行运算,获得状态判决值,并将判决值与预设门限进行比较,确定用户终端是否发送ACK/NACK信号。通过上述技术方案本发明解决了如何有效地实现多码块多层传输时的DTX检测的技术问题。

    一种多粒度并行解速率匹配方法和装置

    公开(公告)号:CN105187162A

    公开(公告)日:2015-12-23

    申请号:CN201510616963.9

    申请日:2015-09-24

    CPC classification number: H04L1/0046 H04L1/0067 H04L1/0071

    Abstract: 本发明公开了一种多粒度并行解速率匹配方法和装置,该方法包括:计算环形缓冲器矩阵中每列的长度,确定所述环形缓冲器矩阵的索引地址交织模式,并根据码块长度计算出特殊处理列;并行读取待解速率匹配数据,并排列成N列矩阵,其中,N为根据处理器位宽得到的并行度,所述待解速率匹配数据包括系统信息、校验1信息和校验2信息;根据索引地址交织模式,对所述N列矩阵中的每一行进行交织操作。通过本发明可以减少解比特选择过程中的判断操作,使得数据处理有一定的连贯性,数据处理更加灵活,解速率匹配更高效。

Patent Agency Ranking