-
公开(公告)号:CN103929271A
公开(公告)日:2014-07-16
申请号:CN201410123580.3
申请日:2014-03-28
Applicant: 中国科学院自动化研究所
IPC: H04L1/00
Abstract: 本发明公开了一种LTE系统速率匹配并行实现方法和装置,该方法包括:将Turbo编码后的数据比特流和校验比特1流与校验比特2流按行合并存放,根据Turbo编码后数据长度D,确定列置换样式;逐行完成列置换;对于校验比特1流与校验比特2流合并处理后的特殊列进行特殊处理;从指定位置开始按列读取数据,得到速率匹配后的比特流。应用本发明实施例以后能够加快速率匹配的速度。
-
公开(公告)号:CN103957090B
公开(公告)日:2017-05-24
申请号:CN201410141740.7
申请日:2014-04-10
Applicant: 中国科学院自动化研究所
Abstract: 本发明提出一种LTE系统资源映射的向量化实现装置和方法,所述装置包括多粒度并行存储器、数据缓存装置、系数生成装置和向量广播合并装置。本发明采用可编程配置的DSP芯片,并结合高效的向量化资源映射算法来实现LTE/LTE‑A资源映射方案。针对下行信道,根据下行共享信道和控制信道的映射时域位置不同,将资源映射以CFI为界分为控制域和数据域的资源映射,并着重对数据域中PDSCH信道信号的映射进行并行优化处理,具有运算速度快,并行粒度高、访存次数少的优点。
-
公开(公告)号:CN103902507B
公开(公告)日:2017-05-10
申请号:CN201410123578.6
申请日:2014-03-28
Applicant: 中国科学院自动化研究所
IPC: G06F17/16
Abstract: 本发明公开了一种矩阵乘法计算装置及方法,所述装置包括多粒度并行存储器、数据缓存装置、数据广播缓存装置和向量运算装置。本发明采用可编程配置的DSP芯片,并结合高效的向量化矩阵乘法方案,针对实际应用中存在的矩阵尺寸小、运算量大的矩阵乘法进行并行优化处理,具有运算速度快,并行粒度高和访存次数少的优点。
-
公开(公告)号:CN103873181B
公开(公告)日:2017-01-18
申请号:CN201410136806.3
申请日:2014-04-04
Applicant: 中国科学院自动化研究所
IPC: H04J13/10
Abstract: 本发明提出并公开了一种通过查表以及简单的逻辑运算操作,实现8比特并行生成伪随机序列的方法,查找表构造时的计算规则以及查表输出结果与输入数据通过移位、按位异或操作,完成伪随机序列生成过程的一系列操作,同时提出了采用SIMD指令多路并行生成伪随机序列的方法。本发明能够降低伪随机序列的生成时间,实现较快地生成数据序列,提高设计灵活性,可广泛应用于4G基站以及移动设备中。
-
公开(公告)号:CN103902507A
公开(公告)日:2014-07-02
申请号:CN201410123578.6
申请日:2014-03-28
Applicant: 中国科学院自动化研究所
IPC: G06F17/16
Abstract: 本发明公开了一种矩阵乘法计算装置及方法,所述装置包括多粒度并行存储器、数据缓存装置、数据广播缓存装置和向量运算装置。本发明采用可编程配置的DSP芯片,并结合高效的向量化矩阵乘法方案,针对实际应用中存在的矩阵尺寸小、运算量大的矩阵乘法进行并行优化处理,具有运算速度快,并行粒度高和访存次数少的优点。
-
公开(公告)号:CN103957090A
公开(公告)日:2014-07-30
申请号:CN201410141740.7
申请日:2014-04-10
Applicant: 中国科学院自动化研究所
Abstract: 本发明提出一种LTE系统资源映射的向量化实现装置和方法,所述装置包括多粒度并行存储器、数据缓存装置、系数生成装置和向量广播合并装置。本发明采用可编程配置的DSP芯片,并结合高效的向量化资源映射算法来实现LTE/LTE-A资源映射方案。针对下行信道,根据下行共享信道和控制信道的映射时域位置不同,将资源映射以CFI为界分为控制域和数据域的资源映射,并着重对数据域中PDSCH信道信号的映射进行并行优化处理,具有运算速度快,并行粒度高、访存次数少的优点。
-
公开(公告)号:CN103888224A
公开(公告)日:2014-06-25
申请号:CN201410136945.6
申请日:2014-04-04
Applicant: 中国科学院自动化研究所
IPC: H04L1/00
Abstract: 本发明提出并公开了一种通过查表以及简单的移位及算术运算操作,并行实现Turbo码内交织的方法及装置,将数据按列优先的方式存入输入缓冲区中,每次从输入缓冲区中按行地址索引读入一行数据,再根据列地址索引进行交织操作,实现Turbo码内交织。通过分析LTE物理层协议36.212中所规定的188种不同码块长度,总结出以下规律:行地址索引在不同码块长度的情况下前后均存在等差特性,同时在计算列地址索引时,每行数据的列地址索引均与首行相差偏移量△和差值N。本发明能够明显减少Turbo码内交织器的计算时间,实现较快地Turbo编译码,提高无线通信系统的数据吞吐率,可广泛应用于4G基站以及移动设备中。
-
公开(公告)号:CN103873181A
公开(公告)日:2014-06-18
申请号:CN201410136806.3
申请日:2014-04-04
Applicant: 中国科学院自动化研究所
IPC: H04J13/10
Abstract: 本发明提出并公开了一种通过查表以及简单的逻辑运算操作,实现8比特并行生成伪随机序列的方法,查找表构造时的计算规则以及查表输出结果与输入数据通过移位、按位异或操作,完成伪随机序列生成过程的一系列操作,同时提出了采用SIMD指令多路并行生成伪随机序列的方法。本发明能够降低伪随机序列的生成时间,实现较快地生成数据序列,提高设计灵活性,可广泛应用于4G基站以及移动设备中。
-
公开(公告)号:CN103929271B
公开(公告)日:2017-04-19
申请号:CN201410123580.3
申请日:2014-03-28
Applicant: 中国科学院自动化研究所
IPC: H04L1/00
Abstract: 本发明公开了一种LTE系统速率匹配并行实现方法和装置,该方法包括:将Turbo编码后的数据比特流和校验比特1流与校验比特2流按行合并存放,根据Turbo编码后数据长度D,确定列置换样式;逐行完成列置换;对于校验比特1流与校验比特2流合并处理后的特殊列进行特殊处理;从指定位置开始按列读取数据,得到速率匹配后的比特流。应用本发明实施例以后能够加快速率匹配的速度。
-
公开(公告)号:CN103888224B
公开(公告)日:2017-05-10
申请号:CN201410136945.6
申请日:2014-04-04
Applicant: 中国科学院自动化研究所
IPC: H04L1/00
Abstract: 本发明提出并公开了一种通过查表以及简单的移位及算术运算操作,并行实现Turbo码内交织的方法及装置,将数据按列优先的方式存入输入缓冲区中,每次从输入缓冲区中按行地址索引读入一行数据,再根据列地址索引进行交织操作,实现Turbo码内交织。通过分析LTE物理层协议36.212中所规定的188种不同码块长度,总结出以下规律:行地址索引在不同码块长度的情况下前后均存在等差特性,同时在计算列地址索引时,每行数据的列地址索引均与首行相差偏移量△和差值N。本发明能够明显减少Turbo码内交织器的计算时间,实现较快地Turbo编译码,提高无线通信系统的数据吞吐率,可广泛应用于4G基站以及移动设备中。
-
-
-
-
-
-
-
-
-