-
公开(公告)号:CN113541734B
公开(公告)日:2025-02-25
申请号:CN202110392948.6
申请日:2021-04-13
Applicant: 三星电子株式会社 , 汉阳大学校产学协力团
Abstract: 公开了一种包括编码器和发送接口电路的发送器。编码器接收数据比特并基于数据比特的数量来生成转换比特,转换比特的数量大于数据比特的数量。编码器检测转换比特的风险图案以生成检测数据,并且基于检测数据将风险图案转换为替换图案以生成码比特,码比特的数量等于转换比特的数量。
-
公开(公告)号:CN113568778A
公开(公告)日:2021-10-29
申请号:CN202110472997.0
申请日:2021-04-29
Applicant: 三星电子株式会社 , 汉阳大学校产学协力团
Abstract: 一种数据发送和接收系统,包括:第一设备,包括被配置为对行数据进行编码以生成预编码数据的编码器、以及被配置为通过传输信道发送预编码数据的发送器;以及第二设备,包括:积分器,被配置为对预编码数据执行积分;包括多个采样器的积分采样器,被配置为基于偏移值和积分器的输出值来输出采样数据;解码器,被配置为对一些采样器的输出进行解码以生成解码的数据;以及相位检测器,被配置为基于解码的数据和所述采样器中的另一个采样器的输出来检测预编码数据和时钟之间的相位差。
-
公开(公告)号:CN113541734A
公开(公告)日:2021-10-22
申请号:CN202110392948.6
申请日:2021-04-13
Applicant: 三星电子株式会社 , 汉阳大学校产学协力团
Abstract: 公开了一种包括编码器和发送接口电路的发送器。编码器接收数据比特并基于数据比特的数量来生成转换比特,转换比特的数量大于数据比特的数量。编码器检测转换比特的风险图案以生成检测数据,并且基于检测数据将风险图案转换为替换图案以生成码比特,码比特的数量等于转换比特的数量。
-
-
公开(公告)号:CN113452370A
公开(公告)日:2021-09-28
申请号:CN202011410358.3
申请日:2020-12-04
IPC: H03M1/12
Abstract: 一种模数转换器包括第一模数转换单元,所述第一模数转换单元被配置为:在第一模数转换操作期间:响应于差分采样信号对和n个差分信号对当中的第一差分信号对至第n‑1差分信号对中的相应对,对n个第一差分节点对中的每对顺序进行充电;响应于所述n个第一差分节点对中的每对被顺序充电,顺序生成n个第一差分数据对中的每对;并且响应于顺序生成的所述n个第一差分数据对中的相应对,顺序生成要用作n位高位数字数据的n个上差分数据对中的每对。所述第一模数转换单元还被配置为:在第二模数转换操作中,响应于所述n个差分信号对当中的第n差分信号对,对所述n个第一差分节点对中的每对同时进行放电。
-
-
公开(公告)号:CN101572118A
公开(公告)日:2009-11-04
申请号:CN200910137861.3
申请日:2009-04-29
Applicant: 三星电子株式会社
IPC: G11C11/4063 , G11C11/4076 , G11C11/409 , G11C11/4091 , G11C11/408
CPC classification number: G11C8/18 , G11C7/08 , G11C8/12 , G11C11/4076 , G11C11/4091
Abstract: 本发明提供了一种半导体存储器装置及其存取方法。示例实施例提供了一种半导体存储器装置,所述半导体存储器装置可以包括:单元阵列,设置为多个行和多个列;以及读出放大器,响应于与存取时间相对应的写命令和读命令对单元阵列进行写操作和读操作,存取时间的时段可以是可变的。读出放大器根据存取时间的时段来调节写入数据和读出数据的脉冲宽度。
-
公开(公告)号:CN113452370B
公开(公告)日:2025-01-21
申请号:CN202011410358.3
申请日:2020-12-04
IPC: H03M1/12
Abstract: 一种模数转换器包括第一模数转换单元,所述第一模数转换单元被配置为:在第一模数转换操作期间:响应于差分采样信号对和n个差分信号对当中的第一差分信号对至第n‑1差分信号对中的相应对,对n个第一差分节点对中的每对顺序进行充电;响应于所述n个第一差分节点对中的每对被顺序充电,顺序生成n个第一差分数据对中的每对;并且响应于顺序生成的所述n个第一差分数据对中的相应对,顺序生成要用作n位高位数字数据的n个上差分数据对中的每对。所述第一模数转换单元还被配置为:在第二模数转换操作中,响应于所述n个差分信号对当中的第n差分信号对,对所述n个第一差分节点对中的每对同时进行放电。
-
公开(公告)号:CN109725850B
公开(公告)日:2023-12-22
申请号:CN201811255820.X
申请日:2018-10-25
Applicant: 三星电子株式会社
IPC: G06F3/06
Abstract: 公开了一种存储设备,包括非易失性存储器,该非易失性存储器包括第一块、第二块和块管理区域,块管理区域存储第一块和第二块中的每一个的初始数据写入时间和最终数据写入时间。存储设备还包括存储器控制器,该存储器控制器响应于标识第一数据的永久删除命令来确定第一数据的创建时间和修改时间、通过将第一块和第二块中的每一个的初始数据写入时间和最终数据写入时间与创建时间和修改时间相比较,选择要永久删除的第一块和第二块中的至少一个,并永久地删除所选择的第一块和第二块中的至少一个。
-
-
-
-
-
-
-
-
-