包含参考单元的电阻式存储器装置及控制参考单元的方法

    公开(公告)号:CN109509492B

    公开(公告)日:2023-10-13

    申请号:CN201811072217.8

    申请日:2018-09-14

    Abstract: 本发明提供一种控制电阻式存储器中的参考单元以识别存储在多个存储单元中的值的方法。所述方法包含:将第一值写入至多个存储单元;向参考单元提供单调递增或单调递减的参考电流。所述方法包含:在将参考电流中的每一个提供给参考单元时读取多个存储单元,以及基于读取的结果的集合来确定读取参考电流。也提供一种包含参考单元的电阻式存储器装置。

    具有减小的芯片尺寸的电阻性存储器器件及其操作方法

    公开(公告)号:CN109461466B

    公开(公告)日:2023-08-01

    申请号:CN201810886322.9

    申请日:2018-08-06

    Abstract: 一种电阻式存储器器件包括:电压发生器,根据写入使能信号的激活生成写入字线电压;开关电路,响应于写入使能信号输出写入字线电压和读取字线电压中的一个作为输出电压;字线功率路径,连接到开关电路以接收输出电压;以及根据施加到字线功率路径的电压驱动字线的字线驱动器,其中写入命令在写入使能信号激活之后的特定延迟之后开始被接收,并且响应于所接收的写入命令在写入使能信号的激活时段内执行写入操作。

    用于减少泄漏电流的存储器装置

    公开(公告)号:CN110910925B

    公开(公告)日:2025-01-28

    申请号:CN201910837939.6

    申请日:2019-09-05

    Abstract: 可提供一种存储器装置,包括:包括第一磁电阻存储器单元的正常存储器单元阵列,第一磁电阻存储器单元连接到第一位线、第一源极线和第一字线,并被构造为通过第一字线接收选择电压;包括第二磁电阻存储器单元的监视器存储器单元阵列,第二磁电阻存储器单元连接到第一信号线和第二信号线,第二磁电阻存储器单元的单元晶体管的栅极被构造为接收非选择电压;和体偏置发生器,其被构造为感测流过第一信号线的泄漏电流,并基于泄漏电流控制提供到第一磁电阻存储器单元的单元晶体管的体和第二磁电阻存储器单元的单元晶体管的体中的每个的体电压。

    非易失性存储器器件及其操作方法

    公开(公告)号:CN108022613B

    公开(公告)日:2023-03-31

    申请号:CN201711051914.0

    申请日:2017-10-30

    Abstract: 公开了一种非易失性存储器器件的操作方法,该操作方法包括:将不同数据存储在连接到字线的第一和第二参考单元中,检查所述不同数据是否被异常存储在第一和第二参考单元中,以及当确定所述不同数据被异常存储在第一和第二参考单元中时,交换第一和第二参考单元。

    非易失性存储器和具有该非易失性存储器的存储装置

    公开(公告)号:CN104952478B

    公开(公告)日:2019-04-02

    申请号:CN201510130134.X

    申请日:2015-03-24

    Inventor: 表锡洙 郑铉泽

    Abstract: 提供了一种非易失性存储器和具有该非易失性存储器的存储装置。根据本发明构思的非易失性存储器从存储数据的真实单元和存储互补数据的互补单元执行读操作,从而增大或最大化感测容限。另外,非易失性存储器将多个真实单元/互补单元连接至字线,从而显著减小存储器单元阵列的尺寸。

    半导体存储器件及其数据读取方法

    公开(公告)号:CN102034530A

    公开(公告)日:2011-04-27

    申请号:CN201010297101.1

    申请日:2010-09-28

    Inventor: 表锡洙

    Abstract: 一种半导体存储器件,包括:第一位线对,由第一均衡器电路均衡至第一电压电平;第二位线对,由第二均衡器电路均衡至第二电压电平;隔离电路,设置在第一位线对和第二位线对之间,该隔离电路被配置为对第一位线对和第二位线对进行电连接或隔离;以及感应放大器,电连接至第二位线对,该感应放大器被配置为感应第二位线对的电压差,其中,在感应放大器感应第二位线对的电压差时,隔离电路隔离第一位线对和第二位线对之间的连接之一。

    控制存储器的存取和刷新的系统和方法

    公开(公告)号:CN100545940C

    公开(公告)日:2009-09-30

    申请号:CN200510103786.0

    申请日:2005-09-23

    CPC classification number: G06F12/0875 G11C11/406 G11C11/40603

    Abstract: 本发明提供了除了如下所述的一种情况之外,主存储器以优先于刷新操作方式将优先级给予读取或写入操作的存储器和存储器控制系统。另一方面,高速缓冲存储器以优先于读取或写入操作方式将优先级给予刷新操作。例外情况出现在当启用高速缓存刷新和高速缓冲存储器中的数据有效时,接收存储器读取信号的时候。在这种例外情况中,高速缓冲存储器的刷新被延迟。在某些读取操作期间,特定存储块中的数据也被写入高速缓存中,但不进行从高速缓存的回写。这样就减少了回写操作的次数和消除了由刷新操作引起的延迟。

Patent Agency Ranking