-
公开(公告)号:CN111049516B
公开(公告)日:2024-07-12
申请号:CN201910593347.4
申请日:2019-07-03
Applicant: 三星电子株式会社 , 西江大学校产学协力团
Abstract: 一种集成电路,包括:相移数据信号生成电路,被配置为基于至少一个相移时钟信号来从输入数据信号生成多个相移数据信号;同步电路,被配置为通过将该至少一个相移时钟信号应用于由相移数据信号生成电路提供的多个相移数据信号来生成多个同步数据信号;以及控制信号生成电路,被配置为对该多个同步数据信号执行逻辑运算,以生成用于控制该至少一个相移时钟信号的相位的相位控制信号,并生成用于控制该至少一个相移时钟信号的频率的频率控制信号。
-
公开(公告)号:CN111049516A
公开(公告)日:2020-04-21
申请号:CN201910593347.4
申请日:2019-07-03
Applicant: 三星电子株式会社 , 西江大学校产学协力团
Abstract: 一种集成电路,包括:相移数据信号生成电路,被配置为基于至少一个相移时钟信号来从输入数据信号生成多个相移数据信号;同步电路,被配置为通过将该至少一个相移时钟信号应用于由相移数据信号生成电路提供的多个相移数据信号来生成多个同步数据信号;以及控制信号生成电路,被配置为对该多个同步数据信号执行逻辑运算,以生成用于控制该至少一个相移时钟信号的相位的相位控制信号,并生成用于控制该至少一个相移时钟信号的频率的频率控制信号。
-
公开(公告)号:CN116264086A
公开(公告)日:2023-06-16
申请号:CN202211557245.5
申请日:2022-12-06
Applicant: 三星电子株式会社
Abstract: 公开了校准电路和包括校准电路的半导体装置。所述校准电路包括均连接到第一电源节点的第一上拉单元、第二上拉单元和第三上拉单元以及均连接到第二电源节点的第一下拉单元和第二下拉单元。第一码生成器被配置为:通过将垫的电压与参考电压进行比较来生成第一码,第一上拉单元在所述垫处连接到外部电阻器;并且第二码生成器被配置为:通过将第一中间节点的电压与参考电压进行比较来生成第二码,并将第二码输出到第一下拉单元和第二下拉单元。第三码生成器被配置为:通过将第二下拉单元与第三上拉单元之间的第二中间节点的电压与参考电压进行比较来生成第三码。
-
-