-
公开(公告)号:CN111049516B
公开(公告)日:2024-07-12
申请号:CN201910593347.4
申请日:2019-07-03
Applicant: 三星电子株式会社 , 西江大学校产学协力团
Abstract: 一种集成电路,包括:相移数据信号生成电路,被配置为基于至少一个相移时钟信号来从输入数据信号生成多个相移数据信号;同步电路,被配置为通过将该至少一个相移时钟信号应用于由相移数据信号生成电路提供的多个相移数据信号来生成多个同步数据信号;以及控制信号生成电路,被配置为对该多个同步数据信号执行逻辑运算,以生成用于控制该至少一个相移时钟信号的相位的相位控制信号,并生成用于控制该至少一个相移时钟信号的频率的频率控制信号。
-
公开(公告)号:CN111049516A
公开(公告)日:2020-04-21
申请号:CN201910593347.4
申请日:2019-07-03
Applicant: 三星电子株式会社 , 西江大学校产学协力团
Abstract: 一种集成电路,包括:相移数据信号生成电路,被配置为基于至少一个相移时钟信号来从输入数据信号生成多个相移数据信号;同步电路,被配置为通过将该至少一个相移时钟信号应用于由相移数据信号生成电路提供的多个相移数据信号来生成多个同步数据信号;以及控制信号生成电路,被配置为对该多个同步数据信号执行逻辑运算,以生成用于控制该至少一个相移时钟信号的相位的相位控制信号,并生成用于控制该至少一个相移时钟信号的频率的频率控制信号。
-
公开(公告)号:CN104348471B
公开(公告)日:2019-12-03
申请号:CN201410210284.7
申请日:2014-05-19
Applicant: 三星电子株式会社
IPC: H03K19/0175
Abstract: 提供了时钟数据恢复方法和电路,时钟数据恢复电路包括:相位频率检测器,配置为检测参考时钟信号的频率和相位;频率检测器,配置为基于检测到的频率检测数据信号的频率;以及相位检测器,配置为基于检测到的数据信号的频率,检测数据信号的相位。因此,包括时钟数据恢复电路的定时控制器能够在系统加电/断电时高速地建立数据通信,以降低功耗。此外,定时控制器无需包括附加的外部时钟产生设备,能够使用定时控制器中产生的非精确时钟信号实现频率同步。
-
公开(公告)号:CN1945974B
公开(公告)日:2012-08-08
申请号:CN200610163938.0
申请日:2006-08-18
Applicant: 三星电子株式会社
Inventor: 辛钟信
CPC classification number: H03L7/0996 , H03L7/081 , H03L7/0891 , H03L7/18
Abstract: 提供一种半导体装置、扩频时钟发生器及其方法。示例性半导体装置可包括接收输出信号、通过对接收的输出信号进行分频产生第一反馈信号和第二反馈信号的分频单元,和响应于第二反馈信号输出与参考信号具有预定相位差的相位偏移单元,其中第二反馈信号具有比第一反馈信号高的频率。示例性扩频时钟发生器可包括多个串联的分频器和响应于从多个分频器中的一个或多个输出的至少一个而选择并输出多个输出信号中的一个的选择器,多个输出信号中的每一个相对于参考信号具有不同的相位差。示例性方法可包括接收具有第一频率的参考信号;产生具有第二频率的反馈信号,第二频率高于第一频率;以及响应于产生的反馈信号,输出顺序被选择的输出信号的至少一个。
-
-
公开(公告)号:CN102148625B
公开(公告)日:2015-10-28
申请号:CN201110035095.7
申请日:2011-02-09
Applicant: 三星电子株式会社
IPC: H04B1/40
CPC classification number: G11C7/1066 , G11C7/1051 , G11C7/1078 , G11C7/1093 , G11C7/22 , G11C2207/107 , H03M9/00
Abstract: 一种收发器包括:发送器,用来响应于第一时钟信号将多个数据分量转换为串行数据并且发送串行数据;和接收器,用来接收串行数据并且响应于依据串行数据产生的第二时钟信号将串行数据转换为多个数据分量。发送器按照预定的间隔添加至少一个伪比特到串行数据。该至少一个伪比特包括关于多个数据分量的类型的信息。
-
公开(公告)号:CN108153691B
公开(公告)日:2023-08-15
申请号:CN201710060815.2
申请日:2017-01-25
Applicant: 三星电子株式会社
IPC: G06F13/38 , G06F13/40 , H03K19/01 , H03K19/0175
Abstract: 一种集成电路,包括:差分信号驱动器,接收来自第一输入端的第一信号、接收来自第二输入端的作为第一信号的差分信号的第二信号、将对应于第一信号的第一输出信号输出至第一输出端、以及将对应于第二信号的第二输出信号输出至第二输出端。该集成电路还包括:第一电容器单元,连接至第一输出端并且基于第一电容控制第一输出信号的转换速率;第二电容器单元,连接至第二输出端并且基于第二电容控制第二输出信号的转换速率;以及相位选择单元,接收第一信号并将第一信号提供给第二电容器单元、以及接收第二信号并将第二信号提供给第一电容器单元,以便控制第一和第二输出信号的转换速率。
-
-
公开(公告)号:CN108153691A
公开(公告)日:2018-06-12
申请号:CN201710060815.2
申请日:2017-01-25
Applicant: 三星电子株式会社
IPC: G06F13/38 , G06F13/40 , H03K19/01 , H03K19/0175
CPC classification number: H03K5/04 , G06F13/4072 , G11C7/1069 , G11C7/1096 , H03K19/00346 , H03K19/017581 , H04L25/0272 , H04L25/0286 , G06F13/385 , G06F2213/3852 , H03K19/01 , H03K19/017509
Abstract: 一种集成电路,包括:差分信号驱动器,接收来自第一输入端的第一信号、接收来自第二输入端的作为第一信号的差分信号的第二信号、将对应于第一信号的第一输出信号输出至第一输出端、以及将对应于第二信号的第二输出信号输出至第二输出端。该集成电路还包括:第一电容器单元,连接至第一输出端并且基于第一电容控制第一输出信号的转换速率;第二电容器单元,连接至第二输出端并且基于第二电容控制第二输出信号的转换速率;以及相位选择单元,接收第一信号并将第一信号提供给第二电容器单元、以及接收第二信号并将第二信号提供给第一电容器单元,以便控制第一和第二输出信号的转换速率。
-
公开(公告)号:CN103364716A
公开(公告)日:2013-10-23
申请号:CN201310115795.6
申请日:2013-04-03
Applicant: 三星电子株式会社
IPC: G01R31/3187
CPC classification number: G01R31/3177 , G01R31/31715
Abstract: 一种数据接收器装置包括:逻辑单元,被配置为产生测试模式信号,在测试模式中接收测试结果信号,并且在测试模式中,将测试模式信号与测试结果信号进行比较来执行测试。数据接收器还包括:系统频率控制电路,被配置为用从逻辑单元接收的乘法因子乘以参考时钟信号,并输出测试时钟信号;输出端,被配置为基于测试时钟信号对测试模式信号进行串行化,并且输出输出信号;输入端,被配置为基于输出信号从输入信号中恢复数据信号和数据时钟信号,基于数据时钟信号对数据信号进行串并行转换,并将测试结果信号输出到逻辑单元。
-
-
-
-
-
-
-
-
-