一种高二阶级联结构Sigma-Delta调制器系统

    公开(公告)号:CN204559547U

    公开(公告)日:2015-08-12

    申请号:CN201520376267.0

    申请日:2015-06-04

    Applicant: 福州大学

    Abstract: 本实用新型涉及一种高二阶级联结构Sigma-Delta调制器系统,通过在传统MASH 1-1调制器结构的基础上,增加了一条级间路径,该路径包含一个传递函数为2z-1-z-2的模块,实现了4阶噪声整形功能。本实用新型结构显著减少了积分器的使用,降低了有源加法器的复杂度,实现了高二阶噪声整形的功能。

    温度传感芯片测试电路
    82.
    实用新型

    公开(公告)号:CN204556136U

    公开(公告)日:2015-08-12

    申请号:CN201520295815.7

    申请日:2015-05-08

    Applicant: 福州大学

    Abstract: 本实用新型涉及一种温度传感芯片测试电路。包括温控温箱及置于所述温控温箱内的FPGA模块、用于搭载待测温度传感芯片的待测芯片搭载模块、LCD显示模块、DAC电路、低通滤波电路;所述温控温箱由所述FPGA模块控制进行待测温度传感芯片的测试温度调整;所述FPGA模块通过所述待测芯片搭载模块为待测温度传感芯片提供测试时序,并通过所述DAC电路及低通滤波电路为待测温度传感芯片提供正弦信号;所述LCD显示模块用于实现人机交互及测试参数的显示。本实用新型电路简单,能够实现对待测温度传感芯片在不同测试温度下的测试。

    基于CMOS运算放大器的阈值逻辑电路

    公开(公告)号:CN203537370U

    公开(公告)日:2014-04-09

    申请号:CN201320676463.0

    申请日:2013-10-31

    Applicant: 福州大学

    Abstract: 本实用新型基于CMOS运算放大器设计了一个实现阈值逻辑的电路。该电路仅由一个输入电阻阵列,一个运算放大器和一个反相器构成。其阈值由参考电压和输入权重决定,而各输入端的权重仅与反馈电阻和输入电阻的比值相关,具有很强的可重构特性,能够实现多种不同的逻辑功能。基于CMOS运算放大器的阈值逻辑电路具有结构简单,可重构性强等优点,能够作为一个基本单元应用于神经网络等领域。

    基于SET/MOS混合结构的8-3编码器

    公开(公告)号:CN202435386U

    公开(公告)日:2012-09-12

    申请号:CN201220001490.3

    申请日:2012-01-05

    Applicant: 福州大学

    Abstract: 本实用新型涉及集成电路技术领域,特别是一种基于SET/MOS混合结构的8-3编码器,包括第一至八信号源以及第一、二、三四输入的SET/MOS混合电路;仅用了3个PMOS管,3个NMOS管和3个SET,HSPICE的仿真结果表明该编码器具有较低的功耗,整个电路的功耗仅为29.4nW,输入输出电压间具有较好的兼容性,输出电压具有较大的摆幅(0.67V)。与由CMOS器件设计的8-3编码器相比,电路功耗明显下降,管子数目大大减少,电路结构得到了进一步的简化,有利于降低电路功耗,节省芯片面积,提高电路的集成度,有望应用于将来的低功耗、高性能的超大规模集成电路中。

    基于阈值逻辑的SET/MOS混合结构的加法器

    公开(公告)号:CN202435380U

    公开(公告)日:2012-09-12

    申请号:CN201220001444.3

    申请日:2012-01-05

    Applicant: 福州大学

    Abstract: 本实用新型涉及集成电路技术领域,特别是一种基于阈值逻辑的SET/MOS混合结构的加法器,其仅由2个阈值逻辑门和1个反相器构成,共消耗3个PMOS管,3个NMOS管和3个SET。输入输出电压间具有较好的兼容性,输出电压摆幅为0.67V,有利于驱动下一级的电路,能够与其它电路进行集成设计。整个电路的平均功耗仅为20nW。与传统的基于CMOS技术的加法器相比,电路功耗明显下降,管子数目得到了一定的减少,电路结构得到了进一步的简化。该加法器能够作为一个基本的算术单元,在数字信号处理器,微处理器,微控制器以及存储器等系统中得到应用,有利于进一步降低电路功耗,节省芯片面积,提高电路的集成度。

    超宽带兼容性测试平台
    87.
    实用新型

    公开(公告)号:CN201571065U

    公开(公告)日:2010-09-01

    申请号:CN200920181623.8

    申请日:2009-12-04

    Applicant: 福州大学

    Inventor: 何明华 杨曦

    Abstract: 本实用新型涉及一种超宽带兼容性测试平台,包括被测无线设备,其特征在于:所述的被测无线设备与测试计算机连接;所述测试计算机与发射端和接收端的测试和控制接口模块连接;所述的发射端和接收端的测试和控制接口模块分别依次连接有超宽带无线模块、天线;所述的发射端和接收端的测试和控制接口模块分别与测试仪器连接;所述的发射端测试和控制接口模块还连接有外部数据源。本实用新型通过测试计算机对超宽带无线设备和其它无线设备进行设置控制,并实现双向兼容性测试;具有测试标准,操作方便,测试方案灵活多样的特点。

    一种用于SAR ADC电容阵列的新型单向开关切换电路

    公开(公告)号:CN212435677U

    公开(公告)日:2021-01-29

    申请号:CN202021438634.2

    申请日:2020-07-18

    Applicant: 福州大学

    Abstract: 本实用新型涉及一种用于SAR ADC电容阵列的新型单向开关切换电路。包括第一电容阵列、第二电容阵列、比较器、2个切换开关组、2个采样开关,第一电容阵列中全部电容的顶板相连接作为DACP,第二电容阵列中全部电容的顶板相连接作为DACN,DACP和DACN分别与比较器的同相输入端、反相输入端连接,DACP和DACN还分别经2个采样开关与地电平Vss连接,第一电容阵列中电容的底板、第二电容阵列中电容的底板分别经第一切换开关组、第二开关组与基准电平Vref、地电平Vss、共模电平Vcm、输入电平Vip或者输入电平Vin连接。本实用新型相比于顶板采样的电容阵列开关切换结构,可以实现更好的ADC精度,且本实用新型在超低功耗传感器产品中有巨大的应用前景。(ESM)同样的发明创造已同日申请发明专利

    MOS管与单电子晶体管混合结构的可复用逻辑门

    公开(公告)号:CN203340048U

    公开(公告)日:2013-12-11

    申请号:CN201320342075.9

    申请日:2013-06-13

    Applicant: 福州大学

    Abstract: 本实用新型利用新型纳米电子器件单电子晶体管与MOS管混合结构所具有的库仑阻塞振荡效应和多栅输入特性,提出了一种MOS管与单电子晶体管混合结构的可复用逻辑门。通过偏置输入端和控制端,该逻辑单元就能够实现或、或非、与、与非、异或、同或所有的二输入逻辑功能,而不需要改变电路的器件参数,仅消耗3个PMOS管,3个NMOS管和3个SET。该可复用逻辑门结构简单、功耗低、集成度高,具有较高的可重构特性,有望在将来的低功耗、高集成度的超大规模集成电路中得到应用。

    SET/MOS混合电路构成的阈值逻辑型超前进位加法器

    公开(公告)号:CN203324967U

    公开(公告)日:2013-12-04

    申请号:CN201320337306.7

    申请日:2013-06-13

    Applicant: 福州大学

    Abstract: 本实用新型涉及SET/MOS混合电路构成的阈值逻辑型超前进位加法器,其由超前进位逻辑模块、第一加法运算模块和第二加法运算模块构成;利用单电子晶体管与MOS管混合结构所具有的库仑阻塞振荡效应和多栅输入特性,实现了基于阈值逻辑的超前进位加法器。由于阈值逻辑强大的逻辑功能,该电路仅由10个阈值逻辑门构成,整个电路仅消耗30个器件。与传统的纯CMOS超前进位加法器相比而言,该阈值逻辑型超前进位加法器的电路结构大大简化,管子数目显著减少,电路功耗进一步下降。该阈值逻辑型超前进位加法器有望在微处理器、数字信号处理器等领域中得到应用,有利于进一步降低电路功耗,节省芯片面积,提高电路的集成度。

Patent Agency Ranking