基于SET/MOS混合结构的D触发器

    公开(公告)号:CN102545839B

    公开(公告)日:2014-10-15

    申请号:CN201210001145.4

    申请日:2012-01-05

    Applicant: 福州大学

    Abstract: 本发明涉及集成电路技术领域,特别是一种基于SET/MOS混合结构的D触发器,其由1个电容,2个PMOS管,2个NMOS管和1个SET构成。利用HSPICE对该电路进行了仿真验证。仿真结果表明该电路能够有效地实现D触发器的逻辑功能,整个电路的平均功耗仅为8.67nW。与基于传统的CMOS设计的D触发器相比,管子数目大大减少,功耗显著降低,电路结构得到了进一步的简化,有利于节省芯片的面积,提高电路的集成度。该结构有望广泛应用于环形振荡器、分频器、有限状态机等时序逻辑电路中。

    单电子晶体管与MOS管构成的双阈值逻辑单元

    公开(公告)号:CN103281072A

    公开(公告)日:2013-09-04

    申请号:CN201310233035.5

    申请日:2013-06-13

    Applicant: 福州大学

    Abstract: 本发明涉及一种单电子晶体管与MOS管构成的双阈值逻辑单元,包括一PMOS管、一NMOS管和一单电子晶体管,所述PMOS管的源极连接电源Vdd,栅极连接一基准电压Vpg,漏极作为所述双阈值逻辑单元的输出端并连接所述NMOS管的漏极,所述NMOS管的栅极连接一基准电压Vng,源极连接所述单电子晶体管的漏极,所述单电子晶体管的源极接地,背栅连接一背栅电压Vctrl,所述单电子晶体管包括四个输入端V1、V2、V3和V4,设置相应的V1,V2,V3,V4和Vctrl,即可实现任意的二变量逻辑函数。本发明可以实现双阈值的逻辑功能,具有可重构的特性,可以实现任意的二变量逻辑函数。

    基于负微分电阻特性的混合SETCMOSD触发器

    公开(公告)号:CN102594298A

    公开(公告)日:2012-07-18

    申请号:CN201210048026.4

    申请日:2012-02-29

    Applicant: 福州大学

    Abstract: 本发明涉及集成电路技术领域,特别是一种基于负微分电阻特性的混合SETCMOS D触发器,该结构的重点是利用SET与CMOS组成的混合电路产生两种变化方向相反的NDR特性,并利用该特性构成两个用于存储电压值的稳态点,实现锁存器的功能,并通过级联两个锁存器实现D触发器功能。与传统的D触发器相比,本发明采用的基于负微分电阻特性的混合SET/CMOS D边沿触发器极大的降低了电路的功耗,并提高了电路的集成度。

    基于SET/MOS混合结构的8-3编码器

    公开(公告)号:CN102571100A

    公开(公告)日:2012-07-11

    申请号:CN201210001149.2

    申请日:2012-01-05

    Applicant: 福州大学

    Abstract: 本发明涉及集成电路技术领域,特别是一种基于SET/MOS混合结构的8-3编码器,包括第一至八信号源以及第一、二、三四输入的SET/MOS混合电路;仅用了3个PMOS管,3个NMOS管和3个SET,HSPICE的仿真结果表明该编码器具有较低的功耗,整个电路的功耗仅为29.4nW,输入输出电压间具有较好的兼容性,输出电压具有较大的摆幅(0.67V)。与由CMOS器件设计的8-3编码器相比,电路功耗明显下降,管子数目大大减少,电路结构得到了进一步的简化,有利于降低电路功耗,节省芯片面积,提高电路的集成度,有望应用于将来的低功耗、高性能的超大规模集成电路中。

    基于负微分电阻特性的混合SET/CMOS静态存储单元

    公开(公告)号:CN102568564A

    公开(公告)日:2012-07-11

    申请号:CN201210048006.7

    申请日:2012-02-29

    Applicant: 福州大学

    Abstract: 本发明涉及一种基于负微分电阻特性的混合SET/CMOS静态存储单元,其特征在于:包括一NMOS管、具有NDR特性的混合SET/CMOS电路NDR电路以及以SET/CMOS为基础的负微分电阻电路SET-MOS电路;该NDR电路和该SET-MOS电路串联,所述的NMOS管的漏极连接至该NDR电路和该SET-MOS电路之间。该结构的重点是利用SET与CMOS组成的混合电路产生两种变化方向相反的NDR特性,并利用该特性构成两个用于存储电压值的稳态点,实现存储的功能。本发明采用的基于负微分电阻特性的混合SET/CMOS静态存储单元极大的降低了电路的功耗,并提高了电路的集成度。

    基于负微分电阻特性的SET/CMOS反相器

    公开(公告)号:CN102545879A

    公开(公告)日:2012-07-04

    申请号:CN201210048040.4

    申请日:2012-02-29

    Applicant: 福州大学

    Abstract: 本发明涉及一种基于负微分电阻特性的SET/CMOS反相器,其特征在于:包括一单电子晶体管SET、一PMOS管以及一NMOS管,所述的PMOS管的源极与单电子晶体管SET的源极相连,单电子晶体管SET的栅极与PMOS管的漏极相连,所述NMOS管的漏极与所述PMOS管的漏极连接,本发明在具有较低功耗的同时,能够实现输出电压全摆幅以及较低的传输延迟,可以在数字电路设计中得到更好的应用。

    MOS管与单电子晶体管混合结构的可复用逻辑门

    公开(公告)号:CN103346780B

    公开(公告)日:2016-06-01

    申请号:CN201310234237.1

    申请日:2013-06-13

    Applicant: 福州大学

    Abstract: 本发明利用新型纳米电子器件单电子晶体管与MOS管混合结构所具有的库仑阻塞振荡效应和多栅输入特性,提出了一个基于SET/MOS混合结构的可复用逻辑门。通过偏置输入端和控制端,该逻辑单元就能够实现或、或非、与、与非、异或、同或所有的二输入逻辑功能,而不需要改变电路的器件参数,仅消耗3个PMOS管,3个NMOS管和3个SET。该可复用逻辑门结构简单、功耗低、集成度高,具有较高的可重构特性,有望在将来的低功耗、高集成度的超大规模集成电路中得到应用。

    基于阈值逻辑的SET/MOS混合结构的加法器

    公开(公告)号:CN102611429B

    公开(公告)日:2015-05-06

    申请号:CN201210001121.9

    申请日:2012-01-05

    Applicant: 福州大学

    Abstract: 本发明涉及集成电路技术领域,特别是一种基于阈值逻辑的SET/MOS混合结构的加法器,其仅由2个阈值逻辑门和1个反相器构成,共消耗3个PMOS管,3个NMOS管和3个SET。输入输出电压间具有较好的兼容性,输出电压摆幅为0.67V,有利于驱动下一级的电路,能够与其它电路进行集成设计。整个电路的平均功耗仅为20nW。与传统的基于CMOS技术的加法器相比,电路功耗明显下降,管子数目得到了一定的减少,电路结构得到了进一步的简化。该加法器能够作为一个基本的算术单元,在数字信号处理器,微处理器,微控制器以及存储器等系统中得到应用,有利于进一步降低电路功耗,节省芯片面积,提高电路的集成度。

    基于阈值逻辑的SET/MOS混合结构2位乘法器

    公开(公告)号:CN102545881B

    公开(公告)日:2014-10-01

    申请号:CN201210001125.7

    申请日:2012-01-05

    Applicant: 福州大学

    Abstract: 本发明涉及集成电路技术领域,特别是一种基于阈值逻辑的SET/MOS混合结构2位乘法器仅由5个阈值逻辑门,1个反相器和1个异或门构成,共消耗7个PMOS管,7个NMOS管和6个SET。整个电路的平均功耗仅为46nW。与基于布尔逻辑的CMOS乘法器相比,管子数目大大减少,功耗显著降低,电路结构得到了进一步的简化,有利于节省芯片的面积,提高电路的集成度,有望在微处理器、数字信号处理器和图像引擎中有得到广泛的应用。

    MOS管与单电子晶体管混合结构的可复用逻辑门

    公开(公告)号:CN103346780A

    公开(公告)日:2013-10-09

    申请号:CN201310234237.1

    申请日:2013-06-13

    Applicant: 福州大学

    Abstract: 本发明利用新型纳米电子器件单电子晶体管与MOS管混合结构所具有的库仑阻塞振荡效应和多栅输入特性,提出了一个基于SET/MOS混合结构的可复用逻辑门。通过偏置输入端和控制端,该逻辑单元就能够实现或、或非、与、与非、异或、同或所有的二输入逻辑功能,而不需要改变电路的器件参数,仅消耗3个PMOS管,3个NMOS管和3个SET。该可复用逻辑门结构简单、功耗低、集成度高,具有较高的可重构特性,有望在将来的低功耗、高集成度的超大规模集成电路中得到应用。

Patent Agency Ranking