-
公开(公告)号:CN103324774B
公开(公告)日:2016-05-25
申请号:CN201210589451.4
申请日:2012-12-29
Applicant: 东南大学
IPC: G06F17/50
Abstract: 本发明公开了一种基于时钟规划偏差算法的处理器性能优化方法,包括以下步骤:首先是布图规划阶段,根据SRM前、后级寄存器与多个SRM之间的路径联系,将SRAM归组。其次是布局阶段,进行时钟偏差规划,分为两个阶段:时钟树综合之前,根据SRAM与前、后级寄存器若干条路径的平均裕量来调节SRAM时钟延时,同时采取局部裕量借用算法来规划寄存器时钟偏差;时钟树综合之后,采取时钟树算法修正和工程变更两种方法来分别处理大量和少量时序违规;在后续阶段,为处理布线后的保持时间违规,用基于分布式多场景时序分析的、ECO命令和脚本相结合的修复方案。
-
公开(公告)号:CN104283673A
公开(公告)日:2015-01-14
申请号:CN201410529052.8
申请日:2014-10-09
Applicant: 东南大学
Abstract: 本发明公开了一种用于保护密码算法电路抵御功耗攻击的方法及电路系统,采用对密码电路的供电电压进行随机动态电压调节的方法来实现抗功耗攻击。整体电路系统包括随机数发生器、电压频率控制模块、可调稳压源、锁相环和密码电路。本方法的随机动态电压调节技术按照一定策略随机的、动态的改变密码电路的工作电压,并配合以适合的工作频率,使得在加密时即使输入同一组明文和密钥,其对应的密码电路的功耗也不同,并且具有随机性,从而破坏了功耗信息与密钥信息之间的统计学规律,增强了密码电路的抗功耗攻击能力。
-
公开(公告)号:CN102347833B
公开(公告)日:2014-07-09
申请号:CN201110284750.2
申请日:2011-09-22
Applicant: 东南大学
IPC: H04L9/06
Abstract: 本发明公开了一种基于RAM共享技术的可重构S盒电路结构,可以实现多种分组密码算法中的S盒替换操作,适用于各种分组密码处理器。该S盒电路结构由配置单元电路和替换单元电路构成。其中:配置单元,用于接收输入的控制信号,进行存储,配置并控制替换单元的运算状态;所述替换单元包括n个替换基元和一块RAM,各个替换基元并行工作共享一个RAM;本发明具有运算速度快,配置灵活,可并行处理数据,占用存储单元少,电路实现面积小的优点。
-
公开(公告)号:CN103049681A
公开(公告)日:2013-04-17
申请号:CN201210537534.9
申请日:2012-12-13
Applicant: 东南大学
Abstract: 本发明公开了一种基于防复制电路的防抄板系统及方法,该系统包括嵌入式芯片和与该嵌入式芯片电连接的防复制电路,所述防复制电路包括微处理器以及与该微处理器连接的中断系统和加密传输模块;所述嵌入式芯片用于在不定时中断处产生随机明文并发送给所述防复制电路,同时该嵌入式芯片根据该随机明文计算出标准密文;该防复制电路用于接收该随机明文并通过所述中断系统产生中断,所述加密传输模块对所述随机明文进行加密并将加密后的密文发送给所述嵌入式芯片;所述嵌入式芯片还用于将该加密后的密文与标准密文进行比较,如果两者一致则继续执行该嵌入式芯片中的程序。本发明的基于防复制电路的防抄板系统及方法具有设计灵活、不易被破解的优点。
-
公开(公告)号:CN103019876A
公开(公告)日:2013-04-03
申请号:CN201210574735.6
申请日:2012-12-26
Applicant: 东南大学
Abstract: 本发明公开一种面向CPU流水线的错误恢复电路,包括片上监测电路(1)、错误信号统计模块(2)、电压频率控制模块(3)、错误恢复控制模块(4)、原地错误恢复模块(5)和上层错误恢复模块(6),所述片上监测电路(1)集成在具有N级流水线结构的CPU内核的前N-1级流水线的各级流水线末端,监测工作电路每个时钟周期的时序信息,其中N是大于等于3且小于20的正整数。本发明提供了对具有N级流水线的CPU内核的在线时序监测,寻找电路的最低可能工作电压,减小在设计阶段为电路预留的工作电压余量,从而大幅度降低电路功耗,地提高电路的能效。
-
公开(公告)号:CN102291110A
公开(公告)日:2011-12-21
申请号:CN201110166958.4
申请日:2011-06-21
Applicant: 东南大学
IPC: H03K17/22
CPC classification number: H03K17/20 , H03K17/223
Abstract: 本发明公开了一种具有零静态电流消耗和稳定起拉电压的上电复位电路,包括电源开关、与电源开关相连接并输出电压检测信号的带隙比较器电路及电流比较电路、锁存电压检测信号并输出锁存信号的状态锁存电路、缓冲锁存信号的输出缓冲电路和欠压检测电路;通过在上电复位之后切断带隙比较器电路和电流比较电路的电源来实现复位稳定后的零静态电流消耗。当检测到电源电压低于系统正常工作所需阈值时,欠压检测电路将拉低状态锁存电路输出端的电平,重新接通带隙比较器电路和电流比较电路的电源,系统复位。本发明具有高可靠性,起拉电压稳定,受电源上电速率、温度和工艺偏差影响较小,静态功耗小,可集成于低功耗应用的SOC芯片中。
-
公开(公告)号:CN119945393A
公开(公告)日:2025-05-06
申请号:CN202411910262.1
申请日:2024-12-24
Applicant: 东南大学
Abstract: 本发明公开一种基于复制路径的抗偏差时钟占空比控制电路,用于缓解由老化效应引起的时钟占空比失真,属于控制或调节的技术领域。该时钟占空比控制电路,通过相同时钟占空比拉伸电路执行时钟占空比的监测与校正,能够根据监测结果动态调节时钟信号的占空比,确保时钟信号在长时间运行中保持稳定的50%占空比,避免由占空比失真引发的系统时序错误。时钟占空比控制电路无需额外的校准步骤,具备较强的PVTA偏差的适应能力,能够在电路工作的频率范围内精准调节时钟占空比。另外,采用时钟路径复制电路和关键路径复制电路进行对目标电路的非侵入监测,开启占空比控制电路。
-
公开(公告)号:CN118153514A
公开(公告)日:2024-06-07
申请号:CN202410173431.1
申请日:2024-02-07
Applicant: 东南大学
IPC: G06F30/398 , G06F17/10 , G06F30/396
Abstract: 本发明公开基于电源传输网络参数的片上电压预测电路,旨在解决传统芯片中,电压监测电路在测量片上电压时具有若干周期的延时,而基于历史电压进行电压预测的方法准确率较低的问题。该电路包括:片上PDN阻抗扫描模块、片上电压监测模块、片上PDN参数表存储模块、片上预测型数字功率计、片上电压预测计算模块,建立历史电压、预测电流信息到预测电压信息的物理模型,通过对模型进行量化,结合电压监测电路和预测型数字功率计,实现电压预测电路的片上部署,具有预测未来片上电压的效果。
-
公开(公告)号:CN112669819B
公开(公告)日:2024-04-02
申请号:CN202011488049.8
申请日:2020-12-16
Applicant: 东南大学
Abstract: 本发明公开了基于不重叠分帧和串行FFT的极低功耗语音特征提取电路,属于计算、推算或计数的技术领域。该电路面向智能领域,通过优化MFCC算法架构,整体由预加重模块、加窗模块、傅里叶变换模块、梅尔滤波模块、相邻帧合并模块以及离散余弦变换等模块组成,使用不重叠分帧的方式避免了分帧时造成的大规模存储,将MFCC算法中包含的存储进一步削减,极大地降低了电路面积和功耗。该特征提取电路中的FFT算法采用串行流水线方式处理数据,充分利用音频数据串行流入的特点,进一步减小了电路的存储面积和运算次数。
-
公开(公告)号:CN112836823B
公开(公告)日:2024-03-05
申请号:CN202110229586.9
申请日:2021-03-02
Applicant: 东南大学
Inventor: 单伟伟
IPC: G06N3/084 , G06N5/046 , G06N3/0464 , G06N3/044
Abstract: 本发明公开了基于循环重组和分块的卷积神经网络反向传播映射方法,适用于片上神经网络训练加速器电路,属于神经网络加速器领域。该方法通过数据调度方式将神经网络训练中的反向传播算法映射到现有的用于前向推理的神经网络加速器引擎上,即将卷积神经网络的反向传播中的大卷积操作进行重映射,使得卷积的规模和维度能够适配到用于前向推理的神经网络加速器中。该方法可以在几乎不需要改变硬件架构的情况下,通过将反向传播算法特有的大卷积运算进行重组和分块,将其映射到现有的用于前向推理的神经网络加速器引擎上,从而可以使这类原本只能进行前向推理的加速器很容易就能适配反向传播算法,进而在片上进行神经网络的训练。
-
-
-
-
-
-
-
-
-