一种基于RAM共享技术的可重构S盒电路结构

    公开(公告)号:CN102347833B

    公开(公告)日:2014-07-09

    申请号:CN201110284750.2

    申请日:2011-09-22

    Applicant: 东南大学

    Abstract: 本发明公开了一种基于RAM共享技术的可重构S盒电路结构,可以实现多种分组密码算法中的S盒替换操作,适用于各种分组密码处理器。该S盒电路结构由配置单元电路和替换单元电路构成。其中:配置单元,用于接收输入的控制信号,进行存储,配置并控制替换单元的运算状态;所述替换单元包括n个替换基元和一块RAM,各个替换基元并行工作共享一个RAM;本发明具有运算速度快,配置灵活,可并行处理数据,占用存储单元少,电路实现面积小的优点。

    一种面向CPU流水线的错误恢复电路

    公开(公告)号:CN103019876A

    公开(公告)日:2013-04-03

    申请号:CN201210574735.6

    申请日:2012-12-26

    Applicant: 东南大学

    Abstract: 本发明公开一种面向CPU流水线的错误恢复电路,包括片上监测电路(1)、错误信号统计模块(2)、电压频率控制模块(3)、错误恢复控制模块(4)、原地错误恢复模块(5)和上层错误恢复模块(6),所述片上监测电路(1)集成在具有N级流水线结构的CPU内核的前N-1级流水线的各级流水线末端,监测工作电路每个时钟周期的时序信息,其中N是大于等于3且小于20的正整数。本发明提供了对具有N级流水线的CPU内核的在线时序监测,寻找电路的最低可能工作电压,减小在设计阶段为电路预留的工作电压余量,从而大幅度降低电路功耗,地提高电路的能效。

    基于神经网络功耗预测的功耗补偿抗攻击电路及控制方法

    公开(公告)号:CN103646219B

    公开(公告)日:2016-03-30

    申请号:CN201310633020.8

    申请日:2013-11-29

    Applicant: 东南大学

    Abstract: 本发明公开了一种基于神经网络功耗预测的功耗补偿抗攻击电路及控制方法,所述电路由实现加解密算法功能的加解密模块、功耗补偿电路和神经网络预测模块构成,所述方法采用具有自适应学习能力的神经网络算法构建功耗预测模型,对密码电路工作时进行功耗预测,并建立可配置的功耗补偿电路,根据功耗预测结果控制补偿电路进行相应的功能配置,使整体电路的功耗趋于恒定值,该值不随密钥和所处理数据的改变而改变,使攻击者无从获取与密钥信息的相关性,因而可以有效抵御功耗攻击。

    一种面向CPU流水线的错误恢复电路

    公开(公告)号:CN103019876B

    公开(公告)日:2015-07-01

    申请号:CN201210574735.6

    申请日:2012-12-26

    Applicant: 东南大学

    Abstract: 本发明公开一种面向CPU流水线的错误恢复电路,包括片上监测电路(1)、错误信号统计模块(2)、电压频率控制模块(3)、错误恢复控制模块(4)、原地错误恢复模块(5)和上层错误恢复模块(6),所述片上监测电路(1)集成在具有N级流水线结构的CPU内核的前N-1级流水线的各级流水线末端,监测工作电路每个时钟周期的时序信息,其中N是大于等于3且小于20的正整数。本发明提供了对具有N级流水线的CPU内核的在线时序监测,寻找电路的最低可能工作电压,减小在设计阶段为电路预留的工作电压余量,从而大幅度降低电路功耗,地提高电路的能效。

    一种基于自定时振荡环的工艺角检测电路

    公开(公告)号:CN104101827A

    公开(公告)日:2014-10-15

    申请号:CN201410291341.9

    申请日:2014-06-25

    Applicant: 东南大学

    Inventor: 单伟伟 田朝轩

    CPC classification number: G01R31/2882 G01R31/26 H03K3/0315

    Abstract: 本发明公开一种基于自定时振荡环的工艺角检测电路,包括复位电路、自定时振荡环和计数模块,所述复位电路由两个触发器和一个二输入或门构成;所述自定时振荡环由m个二输入密勒单元和反相器以及一个二输入与门构成,其中m是大于等于3的正整数;所述计数模块由n个带复位端的触发器串联构成,其中n是大于等于3的正整数。本发明提供了一个可以用来检测制造完成的集成电路芯片所处的工艺角的电路,该电路通过自定时振荡环的振荡次数来反映芯片所处的工艺角。在芯片流片前先通过仿真得出自定时振荡环在不同工艺角下的振荡次数,在流片后就可以根据实测的振荡次数来判断芯片处于何工艺角。

    一种基于自定时振荡环的工艺角检测电路

    公开(公告)号:CN104101827B

    公开(公告)日:2016-08-31

    申请号:CN201410291341.9

    申请日:2014-06-25

    Applicant: 东南大学

    Inventor: 单伟伟 田朝轩

    CPC classification number: G01R31/2882 G01R31/26 H03K3/0315

    Abstract: 本发明公开一种基于自定时振荡环的工艺角检测电路,包括复位电路、自定时振荡环和计数模块,所述复位电路由两个触发器和一个二输入或门构成;所述自定时振荡环由m个二输入密勒单元和反相器以及一个二输入与门构成,其中m是大于等于3的正整数;所述计数模块由n个带复位端的触发器串联构成,其中n是大于等于3的正整数。本发明提供了一个可以用来检测制造完成的集成电路芯片所处的工艺角的电路,该电路通过自定时振荡环的振荡次数来反映芯片所处的工艺角。在芯片流片前先通过仿真得出自定时振荡环在不同工艺角下的振荡次数,在流片后就可以根据实测的振荡次数来判断芯片处于何工艺角。

    一种可重构密码处理器及抗功耗攻击方法

    公开(公告)号:CN102509036B

    公开(公告)日:2014-11-12

    申请号:CN201110302279.5

    申请日:2011-09-28

    Applicant: 东南大学

    Abstract: 本发明公开了一种可重构密码处理器,包括可重构阵列、控制电路、功能配置单元和抗攻击配置单元,其中功能配置单元通过控制电路将可重构阵列配置为工作单元和闲置单元,抗攻击配置单元使所述闲置单元产生随机化的功耗。本发明还公开了一种利用可重构密码处理器实现的抗功耗攻击方法。本发明具有电路开销小,资源利用率高,灵活性高,抗攻击能力强,适用于多种密码算法,可扩展,可升级等特点,可用于信息安全和计算机体系结构相关领域,为设计高安全性、高灵活性、面积适中的密码处理器芯片提供新的解决方案。

    基于神经网络功耗预测的功耗补偿抗攻击电路及控制方法

    公开(公告)号:CN103646219A

    公开(公告)日:2014-03-19

    申请号:CN201310633020.8

    申请日:2013-11-29

    Applicant: 东南大学

    Abstract: 本发明公开了一种基于神经网络功耗预测的功耗补偿抗攻击电路及控制方法,所述电路由实现加解密算法功能的加解密模块、功耗补偿电路和神经网络预测模块构成,所述方法采用具有自适应学习能力的神经网络算法构建功耗预测模型,对密码电路工作时进行功耗预测,并建立可配置的功耗补偿电路,根据功耗预测结果控制补偿电路进行相应的功能配置,使整体电路的功耗趋于恒定值,该值不随密钥和所处理数据的改变而改变,使攻击者无从获取与密钥信息的相关性,因而可以有效抵御功耗攻击。

    一种可重构密码处理器及抗功耗攻击方法

    公开(公告)号:CN102509036A

    公开(公告)日:2012-06-20

    申请号:CN201110302279.5

    申请日:2011-09-28

    Applicant: 东南大学

    Abstract: 本发明公开了一种可重构密码处理器,包括可重构阵列、控制电路、功能配置单元和抗攻击配置单元,其中功能配置单元通过控制电路将可重构阵列配置为工作单元和闲置单元,抗攻击配置单元使所述闲置单元产生随机化的功耗。本发明还公开了一种利用可重构密码处理器实现的抗功耗攻击方法。本发明具有电路开销小,资源利用率高,灵活性高,抗攻击能力强,适用于多种密码算法,可扩展,可升级等特点,可用于信息安全和计算机体系结构相关领域,为设计高安全性、高灵活性、面积适中的密码处理器芯片提供新的解决方案。

    一种基于RAM共享技术的可重构S盒电路结构

    公开(公告)号:CN102347833A

    公开(公告)日:2012-02-08

    申请号:CN201110284750.2

    申请日:2011-09-22

    Applicant: 东南大学

    Abstract: 本发明公开了一种基于RAM共享技术的可重构S盒电路结构,可以实现多种分组密码算法中的S盒替换操作,适用于各种分组密码处理器。该S盒电路结构由配置单元电路和替换单元电路构成。其中:配置单元,用于接收输入的控制信号,进行存储,配置并控制替换单元的运算状态;所述替换单元包括n个替换基元和一块RAM,各个替换基元并行工作共享一个RAM;本发明具有运算速度快,配置灵活,可并行处理数据,占用存储单元少,电路实现面积小的优点。

Patent Agency Ranking