-
公开(公告)号:CN102347833B
公开(公告)日:2014-07-09
申请号:CN201110284750.2
申请日:2011-09-22
Applicant: 东南大学
IPC: H04L9/06
Abstract: 本发明公开了一种基于RAM共享技术的可重构S盒电路结构,可以实现多种分组密码算法中的S盒替换操作,适用于各种分组密码处理器。该S盒电路结构由配置单元电路和替换单元电路构成。其中:配置单元,用于接收输入的控制信号,进行存储,配置并控制替换单元的运算状态;所述替换单元包括n个替换基元和一块RAM,各个替换基元并行工作共享一个RAM;本发明具有运算速度快,配置灵活,可并行处理数据,占用存储单元少,电路实现面积小的优点。
-
公开(公告)号:CN102509036B
公开(公告)日:2014-11-12
申请号:CN201110302279.5
申请日:2011-09-28
Applicant: 东南大学
IPC: G06F21/72
Abstract: 本发明公开了一种可重构密码处理器,包括可重构阵列、控制电路、功能配置单元和抗攻击配置单元,其中功能配置单元通过控制电路将可重构阵列配置为工作单元和闲置单元,抗攻击配置单元使所述闲置单元产生随机化的功耗。本发明还公开了一种利用可重构密码处理器实现的抗功耗攻击方法。本发明具有电路开销小,资源利用率高,灵活性高,抗攻击能力强,适用于多种密码算法,可扩展,可升级等特点,可用于信息安全和计算机体系结构相关领域,为设计高安全性、高灵活性、面积适中的密码处理器芯片提供新的解决方案。
-
公开(公告)号:CN102509036A
公开(公告)日:2012-06-20
申请号:CN201110302279.5
申请日:2011-09-28
Applicant: 东南大学
IPC: G06F21/00
Abstract: 本发明公开了一种可重构密码处理器,包括可重构阵列、控制电路、功能配置单元和抗攻击配置单元,其中功能配置单元通过控制电路将可重构阵列配置为工作单元和闲置单元,抗攻击配置单元使所述闲置单元产生随机化的功耗。本发明还公开了一种利用可重构密码处理器实现的抗功耗攻击方法。本发明具有电路开销小,资源利用率高,灵活性高,抗攻击能力强,适用于多种密码算法,可扩展,可升级等特点,可用于信息安全和计算机体系结构相关领域,为设计高安全性、高灵活性、面积适中的密码处理器芯片提供新的解决方案。
-
公开(公告)号:CN102347833A
公开(公告)日:2012-02-08
申请号:CN201110284750.2
申请日:2011-09-22
Applicant: 东南大学
IPC: H04L9/06
Abstract: 本发明公开了一种基于RAM共享技术的可重构S盒电路结构,可以实现多种分组密码算法中的S盒替换操作,适用于各种分组密码处理器。该S盒电路结构由配置单元电路和替换单元电路构成。其中:配置单元,用于接收输入的控制信号,进行存储,配置并控制替换单元的运算状态;所述替换单元包括n个替换基元和一块RAM,各个替换基元并行工作共享一个RAM;本发明具有运算速度快,配置灵活,可并行处理数据,占用存储单元少,电路实现面积小的优点。
-
公开(公告)号:CN202475451U
公开(公告)日:2012-10-03
申请号:CN201120412533.2
申请日:2011-10-26
Applicant: 东南大学
IPC: H04L9/06
Abstract: 一种基于RAM共享技术的可重构S盒电路结构,包括配置单元和替换单元,所述替换单元包括n个替换基元和一块RAM,各个替换基元并行工作共享一个RAM;所述配置单元通过第一数据选择器输出配置预算模式信号,通过第二数据选择器输出初始化RAM信号,所述第一和第二数据选择器的控制信号输入端连接外部模式选择信号;所述RAM同时被n个替换基元驱动;各个替换基元数据输入外部数据信号,同时接收来自第一数据选择器的配置预算模式信号;所述RAM连接第二数据选择器输出端。本实用新型具有运算速度快,配置灵活,可并行处理数据,占用存储单元少,电路实现面积小的优点。
-
-
-
-