-
公开(公告)号:CN101120437B
公开(公告)日:2010-05-19
申请号:CN200680003184.0
申请日:2006-01-20
Applicant: 国立大学法人东北大学
IPC: H01L21/318 , H01L29/78
CPC classification number: H01L21/28202 , H01L21/3144 , H01L21/3185 , H01L29/518 , Y10T428/265
Abstract: 一种电介质膜,通过使处于Si3≡N结合状态的N以3原子%以上的浓度存在于氧化膜的表面侧上,并以0.1原子%以下的浓度存在于界面侧上,可以同时达到防止B扩散和NBTI耐性劣化的目的。在使用Ar/N2游离基氮化的情况下,难以使处于上述结合状态的N浓度同时满足在表面侧达到3原子%以上,在界面侧达到0.1原子%以下,但通过对Xe/N2、Kr/N2、Ar/NH3、Xe/NH3、Kr/NH3、Ar/N2/H2、Xe/N2/H2、Kr/N2/H2的任意一种气体进行组合使用,可以实现上述的N浓度分布。
-
公开(公告)号:CN101273311B
公开(公告)日:2010-05-12
申请号:CN200580051700.2
申请日:2005-09-27
Applicant: 爱德万测试株式会社 , 国立大学法人东北大学
IPC: G05B19/418
CPC classification number: Y02P90/02
Abstract: 本发明提供一种管理方法,该方法是针对通过多道生产工序生产电子器件的被管理生产线,管理各道生产工序中使用的各个生产装置的管理方法;具有:基准特性取得阶段,其取得基准器件的特性,该基准器件通过可实施多道生产工序的、预定的基准生产线生产;比较器件生产阶段,其使被管理生产线处理多道生产工序中的至少一道生产工序,使基准生产线处理其它生产工序,生产比较器件;比较特性测定阶段,其测定比较器件的特性;特性比较阶段,其比较基准器件的特性和比较器件的特性;判定阶段,其根据特性的差异,判定处理比较器件的被管理生产线的生产工序中使用的生产装置是否良好。
-
公开(公告)号:CN101233795A
公开(公告)日:2008-07-30
申请号:CN200680024226.9
申请日:2006-08-18
Applicant: 国立大学法人东北大学
IPC: H05K3/46
CPC classification number: H05K1/024 , H05K3/4602 , H05K3/4626 , H05K3/4673 , H05K2201/0116 , H05K2201/0195 , H05K2201/0209 , H05K2201/0254
Abstract: 本发明提供一种多层电路基板以及使用该多层电路基板的电子设备,该多层电路基板包括低介电常数的层间绝缘膜,由于与此层间绝缘膜接触的表面没有凹凸、不会产生制造合格率的下降或高频信号的传输特性的劣化,所以能够显著提高组件或印刷基板等多层电路基板的信号传输特性等性能。多层电路基板(10)包括在基材上具有多个布线层和位于上述多个布线层间的多个绝缘层,上述多个绝缘层内的至少一部分由多孔质绝缘层(1)和非多孔质绝缘层(2)构成,该多孔质绝缘层(1)包含选自由多孔质体、气凝胶、多孔质二氧化硅、多孔性聚合物、中空二氧化硅、中空聚合物组成的多孔质材料组中的至少任意一种材料,该非多孔质绝缘层(2)为上述多孔质绝缘层(1)的至少一面不包含上述多孔质材料组。电子设备使用该多层电路基板。
-
公开(公告)号:CN101203946A
公开(公告)日:2008-06-18
申请号:CN200680018680.3
申请日:2006-06-16
Applicant: 国立大学法人东北大学 , 财团法人国际科学振兴财团
IPC: H01L21/336 , H01L21/8238 , H01L27/08 , H01L27/092 , H01L29/786
CPC classification number: H01L27/1203 , H01L29/045
Abstract: 本发明的半导体装置包括:设置在SOI基板上的半导体层(SOI层)、和设置在所述SOI层上的栅电极,按照所述栅电极与所述SOI层之间的功函数差所引起的耗尽层的厚度大于所述SOI层的膜厚的方式设定所述SOI层的膜厚,并且至少包括一种常关闭的MOS晶体管。
-
公开(公告)号:CN101194345A
公开(公告)日:2008-06-04
申请号:CN200680020281.0
申请日:2006-06-07
Applicant: 国立大学法人东北大学 , 东京毅力科创株式会社
IPC: H01L21/318
CPC classification number: H01L21/3185
Abstract: 本发明的等离子体氮化处理方法,由具有多个缝隙的平面天线将微波导入处理容器内,形成含氮气体的微波激发高密度等离子体,在等离子体处理装置的处理容器内,使该高密度等离子体作用于被处理体表面的硅,在500℃以上的处理温度下进行氮化处理。
-
公开(公告)号:CN101120437A
公开(公告)日:2008-02-06
申请号:CN200680003184.0
申请日:2006-01-20
Applicant: 国立大学法人东北大学
IPC: H01L21/318 , H01L29/78
CPC classification number: H01L21/28202 , H01L21/3144 , H01L21/3185 , H01L29/518 , Y10T428/265
Abstract: 一种电介质膜,通过使处于Si3≡N结合状态的N以3原子%以上的浓度存在于氧化膜的表面侧上,并以0.1原子%以下的浓度存在于界面侧上,可以同时达到防止B扩散和NBTI耐性劣化的目的。在使用Ar/N2游离基氮化的情况下,难以使处于上述结合状态的N浓度同时满足在表面侧达到3原子%以上,在界面侧达到0.1原子%以下,但通过对Xe/N2、Kr/N2、Ar/NH3、Xe/NH3、Kr/NH3、Ar/N2/H2、Xe/N2/H2、Kr/N2/H2的任意一种气体进行组合使用,可以实现上述的N浓度分布。
-
公开(公告)号:CN101032020A
公开(公告)日:2007-09-05
申请号:CN200580033312.1
申请日:2005-09-30
Applicant: 东京毅力科创株式会社 , 国立大学法人东北大学
IPC: H01L21/8247 , H01L27/115 , H01L29/788 , H01L29/792 , H01L21/318
CPC classification number: H01L29/792 , H01L21/28202 , H01L21/28273 , H01L29/513
Abstract: 提供利用栅绝缘膜中良好的氮浓度分布,得到优异电气特性(写入、消去特性)的半导体存储装置及其制造方法。本发明中第一实施方式的半导体装置的制造方法,是通过经由半导体基板与栅电极之间形成的绝缘膜进行电荷交接而动作的半导体存储装置的制造方法,包括将预先使用等离子体激励用气体稀释的氧氮化种导入等离子体处理装置内,由等离子体生成氧氮化种,在所述半导体基板上形成作为栅绝缘膜的氧氮化膜的工序,所述氧氮化种含有相对于导入所述等离子体处理装置内的全部气体量为0.00001~0.01%的NO气体。
-
公开(公告)号:CN103339733B
公开(公告)日:2017-02-15
申请号:CN201280006501.X
申请日:2012-01-23
Applicant: 国立大学法人东北大学 , 东京毅力科创株式会社 , 富士电机株式会社
IPC: H01L29/78 , H01L21/31 , H01L21/316 , H01L21/336 , H01L21/338 , H01L29/778 , H01L29/786 , H01L29/812
CPC classification number: H01L21/02274 , H01L21/02164 , H01L21/02178 , H01L21/022 , H01L21/0228 , H01L21/0254 , H01L21/28264 , H01L23/564 , H01L29/2003 , H01L29/205 , H01L29/42364 , H01L29/51 , H01L29/513 , H01L29/517 , H01L29/66462 , H01L29/778 , H01L29/7787 , H01L2924/0002 , H01L2924/00
Abstract: 本发明的半导体器件的制造方法是具有构成半导体层的GaN(氮化镓)的半导体器件的制造方法,其包括栅极绝缘膜形成工序(F),在具有GaN的氮化物层上,使用微波等离子体,形成由SiO2膜和Al2O3膜构成的组之中的至少一种膜,使所形成的膜成为栅极绝缘膜的至少一部分。
-
公开(公告)号:CN103299405A
公开(公告)日:2013-09-11
申请号:CN201280004925.2
申请日:2012-01-23
Applicant: 先进动力设备技术研究协会 , 国立大学法人东北大学
IPC: H01L21/3065 , H01L21/20 , H01L21/306 , H01L21/338 , H01L29/778 , H01L29/78 , H01L29/786 , H01L29/812
CPC classification number: H01L21/30604 , H01L21/02057 , H01L21/0237 , H01L21/02458 , H01L21/02507 , H01L21/02521 , H01L21/0254 , H01L21/02664 , H01L21/302 , H01L21/30621 , H01L29/2003 , H01L29/4236 , H01L29/51 , H01L29/66462 , H01L29/66522 , H01L29/7783 , H01L29/7827
Abstract: 提供一种用于制造氮化镓系半导体装置的半导体装置的制造方法,所述制造方法包括以下工序:第1半导体层形成工序,形成由氮化镓系半导体形成的第1半导体层;以及凹进部形成工序,使用溴系气体通过微波等离子工艺对第1半导体层的一部分进行干式蚀刻,从而形成凹进部。
-
公开(公告)号:CN102057483B
公开(公告)日:2013-09-11
申请号:CN200980121220.7
申请日:2009-05-22
Applicant: 国立大学法人东北大学 , 财团法人国际科学振兴财团
CPC classification number: H05K1/0218 , H01L23/66 , H01L2223/6616 , H01L2223/6627 , H01L2223/6688 , H01L2924/0002 , H01L2924/19032 , H01L2924/3011 , H05K1/025 , H05K1/0265 , H05K3/4652 , H05K2201/0191 , H05K2201/0352 , H05K2201/0715 , H05K2201/096 , H05K2201/09618 , H05K2201/09727 , H05K2201/09972 , H01L2924/00
Abstract: 本发明提供一种多层配线基板。多层配线基板(100)具有:第一配线区域(101),其中配线(103a)和绝缘层(104a,104b)交替地层叠;以及第二配线区域(102),其中相对于第一配线区域(101)的绝缘层的厚度H1,绝缘层(104)的厚度H2是2倍以上,并且相对于配线宽度W1,配线(103b)的宽度W2为2倍以上。第一配线区域(101)和第二配线区域(102)被一体地形成在同一基板上。
-
-
-
-
-
-
-
-
-