-
公开(公告)号:CN103067155A
公开(公告)日:2013-04-24
申请号:CN201210578754.6
申请日:2012-12-27
Applicant: 东南大学
IPC: H04L9/06
Abstract: 本发明公开了一种防止基于功耗分析的DES算法攻击的方法及测试电路,在首个子密钥K1未对数据进行操作之前,算法流程保持和原始DES流程相同,在第一轮子密钥K1对明文进行异或后引入掩码X;随后的第2至第15轮的加密过程,操作方式类似,仅异或的随机数数值不相同,旨在保持算法中间处理过程功能的正确性;最后在第16轮输出前异或上掩码X,经过IP逆置换(FP)并加上掩码X4还原真实的密文信息。由于DES的首轮和末轮添加的掩码值及位置均异于其他轮,即非对掩加密,使得对其采用汉明距离模型时无法消去掩码的作用,从而达到对DES算法的功耗攻击的防护,保证DES密钥安全的目的。
-
公开(公告)号:CN119356679A
公开(公告)日:2025-01-24
申请号:CN202411347652.2
申请日:2024-09-26
Applicant: 东南大学 , 南京集成电路设计自动化技术创新中心
Abstract: 本申请实施例公开了代码处理方法、装置、设备、存储介质及程序产品;方法包括:获取包括第一代码、测试平台文件及设计描述文件的输入数据;基于测试平台文件对第一代码进行代码错误检测处理得到错误检测报告;在错误检测报告指示未检测到代码错误的情况下,将第一代码作为纠错后的第二代码;否则,通过纠错模型基于设计描述文件及错误检测报告,对第一代码进行代码错误修改处理,得到中间代码;从第一代码和中间代码中确定出代码质量更高的候选代码;将候选代码作为新的第一代码,并迭代执行对新的第一代码进行代码错误检测处理的步骤,直至得到纠错后的第二代码;可实现代码的验证纠错过程的自动化,节约开发过程中的时间及资源,加速开发过程。
-
公开(公告)号:CN116449075A
公开(公告)日:2023-07-18
申请号:CN202310434185.6
申请日:2023-04-21
Applicant: 东南大学
IPC: G01R19/00
Abstract: 本发明公开了一种电压陡降监测电路的零延迟预测电路,具体是解决了片上高速高精度电压陡降监测电路存在若干周期响应时间导致输出结果滞后的问题,属于电子电路技术领域。本发明联合短周期响应电压监测单元和长周期响应电压监测单元,使用预测因子计算单元得到电压陡降的斜率信息,从斜率信息中可推出若干周期之后的电压值,从而实现电压监测单元预测输出值能够无延迟的跟随实际片上电压;使用短周期响应电压监测单元码值跳变瞬间的电压值作为锚点值,从而提高监测的精度;自适应预测调节单元通过记录两个相邻刷新时刻的输出码值来计算衰减幅度,从而可以适应电压下降过程中的斜率变化。
-
-
公开(公告)号:CN115270671A
公开(公告)日:2022-11-01
申请号:CN202210956745.X
申请日:2022-08-10
Applicant: 东南大学
IPC: G06F30/33 , G06F30/392
Abstract: 本发明公开了一种基于输入向量分析和堆叠效应的低漏电单元电路设计方法,属于数字集成电路设计领域。进行晶体管各端口漏电占比分析;建立晶体管尺寸和漏电的关系;选择堆叠晶体管数目最大值;建立堆叠截止晶体管的漏电模型;建立不同输入向量下堆叠晶体管的漏电模型;根据目标单元电路在工作中的各种输入向量情况,进行分类讨论;寻找单元电路中的漏电路径并标注;寻找单元电路中的漏电功耗元件并标注;寻找单元电路中的公共漏电路径并标注;寻找单元电路中的关键漏电路径并标注。调整关键漏电路径中的晶体管尺寸;从输入向量控制出发调整晶体管位置;选择性增加堆叠晶体管。对改进后的电路进行仿真验证,确认无误后即可进行单元建库。
-
公开(公告)号:CN112256236A
公开(公告)日:2021-01-22
申请号:CN202011200130.1
申请日:2020-10-30
Applicant: 东南大学
Abstract: 本发明公开一种基于近似定常数复数乘法器的FFT电路及实现方法,属于信号处理和集成电路设计领域。本发明利用旋转因子的对称映射特性压缩旋转因子的个数,再将压缩后FFT算法里的旋转因子进行CSD编码表示,最后对旋转因子的CSD编码进行近似处理,增加旋转因子在进行复数乘法时的公共部分。相比于传统的快速傅里叶变换电路,本发明在容忍一定误差的情况下,有效地降低了快速傅里叶变换电路的面积和计算功耗,提升了电路的能效。
-
公开(公告)号:CN112134557A
公开(公告)日:2020-12-25
申请号:CN202011029637.5
申请日:2020-09-27
Applicant: 东南大学
Inventor: 单伟伟
Abstract: 本发明公开了一种基于脉冲锁存器时序监测的宽电压自适应调节系统及方法,公开了应用于自适应电压调节系统的脉冲锁存器划分簇的方法。通过综合考虑脉冲发生器的负载要求、脉冲发生器与时序监测模块的距离,应用线性规划方法合理地将时序监测单元模块分簇并插入脉冲发生器,使得一个脉冲发生器可以同时给多个时序监测单元提供时钟脉冲信号,减少脉冲发生器的数量,有效降低了在线监测系统的短路径修复代价,从而在满足设计要求的条件下大大减少了电路的面积和功耗代价。
-
公开(公告)号:CN106873696B
公开(公告)日:2018-03-20
申请号:CN201710167757.3
申请日:2017-03-20
Applicant: 东南大学
IPC: G05F1/56
Abstract: 本发明公开了一种自适应快速电源电压调节系统,联合动态电压频率调整(DVFS)和自适应电压调节(AVS)两种调节策略,分别由DVFS快速粗调和相对较慢的AVS细调两部分实现。其特征在于:该系统包括主电路系统平台、频率调整器锁相环PLL、输出电源轨线PMOS开关组、片外电源管理芯片PMIC、性能决策模块、片上硬件性能监测模块、片上DVFS控制模块、片上AVS控制模块。该方法和系统同时降低了芯片的工作电压和频率,减小了芯片电压的裕度,补偿了快速电压变化的影响,减小了芯片的功耗开销。
-
公开(公告)号:CN107357347A
公开(公告)日:2017-11-17
申请号:CN201710530051.9
申请日:2017-06-30
Applicant: 东南大学
IPC: G05F1/625
CPC classification number: G05F1/625
Abstract: 本发明公开了一种基于半路径时序预警法的监测点偏差调节电路,该电路由监测点偏差率检测模块和时钟占空比调节模块组成。监测点偏差率检测模块通过TDC分别检测关键路径起始点、监测点和末端点与关键路径起始点的延时,并通过TDC的输出级数表示出来,TDC将输出信号传输给ACU,ACU再将计算出的监测点偏差率和阈值相比较,当监测点偏差率大于阈值时,时钟占空比调节信号拉高。时钟占空比调节模块在时钟占空比调节信号拉高时逐级增加时钟占空比,直到时序预警信号拉低,此时停止调节时钟占空比,最终实现降低由于路径监测点偏差而损失的功耗收益。
-
公开(公告)号:CN104101827B
公开(公告)日:2016-08-31
申请号:CN201410291341.9
申请日:2014-06-25
Applicant: 东南大学
IPC: G01R31/28
CPC classification number: G01R31/2882 , G01R31/26 , H03K3/0315
Abstract: 本发明公开一种基于自定时振荡环的工艺角检测电路,包括复位电路、自定时振荡环和计数模块,所述复位电路由两个触发器和一个二输入或门构成;所述自定时振荡环由m个二输入密勒单元和反相器以及一个二输入与门构成,其中m是大于等于3的正整数;所述计数模块由n个带复位端的触发器串联构成,其中n是大于等于3的正整数。本发明提供了一个可以用来检测制造完成的集成电路芯片所处的工艺角的电路,该电路通过自定时振荡环的振荡次数来反映芯片所处的工艺角。在芯片流片前先通过仿真得出自定时振荡环在不同工艺角下的振荡次数,在流片后就可以根据实测的振荡次数来判断芯片处于何工艺角。
-
-
-
-
-
-
-
-
-