-
公开(公告)号:CN107561433B
公开(公告)日:2020-05-05
申请号:CN201710655432.X
申请日:2017-08-02
Applicant: 东南大学
IPC: G01R31/3183
Abstract: 本发明公开了一种基于半路径时序预警的时序监测单元及系统,系统包括时序监测单元,动态或逻辑模块和时钟门控模块。时序监测单元采用22个晶体管,利用三态反相器中的特定节点来作为时序预警信号的探测点,通过监测探测点的电压变化来判定是否发生数据晚到的情形,实现了宽电压下半路径时序预警的功能。本发明可以有效地对片上电路进行原地时序监测,将时序监测单元插入在关键路径组合逻辑中间节点附近,采用时钟门控的方法解决电路的时序紧张。采用半路径时序预警的时序监测系统实现简单,硬件开销小,有效减少了在线监测带来的额外的面积和功耗代价。
-
公开(公告)号:CN107357347A
公开(公告)日:2017-11-17
申请号:CN201710530051.9
申请日:2017-06-30
Applicant: 东南大学
IPC: G05F1/625
CPC classification number: G05F1/625
Abstract: 本发明公开了一种基于半路径时序预警法的监测点偏差调节电路,该电路由监测点偏差率检测模块和时钟占空比调节模块组成。监测点偏差率检测模块通过TDC分别检测关键路径起始点、监测点和末端点与关键路径起始点的延时,并通过TDC的输出级数表示出来,TDC将输出信号传输给ACU,ACU再将计算出的监测点偏差率和阈值相比较,当监测点偏差率大于阈值时,时钟占空比调节信号拉高。时钟占空比调节模块在时钟占空比调节信号拉高时逐级增加时钟占空比,直到时序预警信号拉低,此时停止调节时钟占空比,最终实现降低由于路径监测点偏差而损失的功耗收益。
-
公开(公告)号:CN107357347B
公开(公告)日:2018-08-21
申请号:CN201710530051.9
申请日:2017-06-30
Applicant: 东南大学
IPC: G05F1/625
Abstract: 本发明公开了一种基于半路径时序预警法的监测点偏差调节电路,该电路由监测点偏差率检测模块和时钟占空比调节模块组成。监测点偏差率检测模块通过TDC分别检测关键路径起始点、监测点和末端点与关键路径起始点的延时,并通过TDC的输出级数表示出来,TDC将输出信号传输给ACU,ACU再将计算出的监测点偏差率和阈值相比较,当监测点偏差率大于阈值时,时钟占空比调节信号拉高。时钟占空比调节模块在时钟占空比调节信号拉高时逐级增加时钟占空比,直到时序预警信号拉低,此时停止调节时钟占空比,最终实现降低由于路径监测点偏差而损失的功耗收益。
-
公开(公告)号:CN107561433A
公开(公告)日:2018-01-09
申请号:CN201710655432.X
申请日:2017-08-02
Applicant: 东南大学
IPC: G01R31/3183
Abstract: 本发明公开了一种基于半路径时序预警的时序监测单元及系统,系统包括时序监测单元,动态或逻辑模块和时钟门控模块。时序监测单元采用22个晶体管,利用三态反相器中的特定节点来作为时序预警信号的探测点,通过监测探测点的电压变化来判定是否发生数据晚到的情形,实现了宽电压下半路径时序预警的功能。本发明可以有效地对片上电路进行原地时序监测,将时序监测单元插入在关键路径组合逻辑中间节点附近,采用时钟门控的方法解决电路的时序紧张。采用半路径时序预警的时序监测系统实现简单,硬件开销小,有效减少了在线监测带来的额外的面积和功耗代价。
-
-
-