-
公开(公告)号:CN108695315B
公开(公告)日:2024-05-17
申请号:CN201810319727.4
申请日:2018-04-11
Applicant: 三星电子株式会社
IPC: H01L27/02
Abstract: 提供了标准单元及包括其的集成电路。该集成电路包括:电源轨,包括在垂直方向上彼此间隔开的第一导电线和第二导电线,其中第一导电线和第二导电线在第一水平方向上彼此平行地延伸,并彼此电连接以向第一标准单元供应电力,其中第一导电线和第二导电线设置在第一标准单元的边界处;以及第三导电线,在第一导电线与第二导电线之间,并在与第一水平方向正交的第二水平方向上延伸,以传送第一标准单元的输入信号或输出信号。
-
公开(公告)号:CN117558726A
公开(公告)日:2024-02-13
申请号:CN202311302918.7
申请日:2019-05-09
Applicant: 三星电子株式会社
IPC: H01L27/02 , H01L23/538 , H01L23/528 , G06F30/392
Abstract: 本公开提供了包括马蹄足结构导电图案的集成电路。该集成电路包括标准单元。标准单元可以包括多条栅线和多个第一布线。所述多个第一布线可以包括马蹄足结构导电图案,该马蹄足结构导电图案包括彼此间隔开的第一导电图案和第二导电图案。第一导电图案和第二导电图案中的每个可以包括在第一方向上延伸的第一线图案和在垂直于第一方向的方向上从第一线图案的一端突出的第二线图案。所述多条栅线可以在第一方向上彼此间隔开第一节距,并且所述多个第二布线可以在第一方向上彼此间隔开第二节距。第一节距可以大于第二节距。
-
公开(公告)号:CN117096150A
公开(公告)日:2023-11-21
申请号:CN202310471196.1
申请日:2023-04-27
Applicant: 三星电子株式会社
IPC: H01L27/02 , G06F30/392 , G06F30/394
Abstract: 一种集成电路包括分别布置在彼此邻近并且在第一方向上延伸的第一行和第二行中的第一单元和第二单元,以及在第一行和第二行中连续布置的第三单元,其中,第一单元和第二单元中的每一个包括第一有源图案组,第一有源图案组包括在第一方向上延伸并且具有第一导电类型的至少一个有源图案,第三单元包括第二有源图案组,第二有源图案组包括在第一行中在第一方向上延伸并且具有第一导电类型的至少一个有源图案,并且第二有源图案组的有效沟道宽度大于第一有源图案组的有效沟道宽度。
-
公开(公告)号:CN116741777A
公开(公告)日:2023-09-12
申请号:CN202310190812.6
申请日:2023-03-01
Applicant: 三星电子株式会社
IPC: H01L27/092 , H01L27/02
Abstract: 一种集成电路可以包括:第一有源图案组,在第一行中沿第一方向延伸并且包括在第一方向上彼此重叠的多个有源图案,第一行沿第一方向延伸;以及多个栅电极,在第一行中沿垂直于第一方向的第二方向延伸,其中,第一有源图案组中的在第一方向上彼此相邻的两个有源图案可以在第二方向上具有相同的宽度,或在第二方向上具有相差第一偏移量或第二偏移量的宽度。
-
公开(公告)号:CN115939124A
公开(公告)日:2023-04-07
申请号:CN202210850196.8
申请日:2022-07-19
Applicant: 三星电子株式会社
IPC: H01L27/02 , G06F30/3947
Abstract: 提供了一种集成电路,包括布置在多行上的标准单元。该标准单元可以包括:多个功能单元,每个功能单元都被实现为逻辑电路;以及多个填充单元,包括至少一个第一填充单元和至少一个第二填充单元,每个填充单元包括后端线(BEOL)图案、中间线(MOL)图案和前端线(FEOL)图案中的至少一个图案,并且其中,至少一个第一填充单元和至少一个第二填充单元具有彼此相同的大小,并且至少一个第一填充单元的至少一个图案中的一个图案的密度不同于至少一个第二填充单元的至少一个图案中的一个图案的密度。
-
公开(公告)号:CN113497031A
公开(公告)日:2021-10-12
申请号:CN202110356220.8
申请日:2021-04-01
Applicant: 三星电子株式会社
IPC: H01L27/02
Abstract: 提供了一种包括多个标准单元的集成电路。该集成电路包括:第一标准单元组,包括至少两个第一标准单元;第二标准单元组,在第一方向上与第一标准单元组相邻,第二标准单元组包括至少一个第二标准单元;以及第一绝缘栅极,与第一标准单元中的至少一个的一侧和所述至少一个第二标准单元的一侧邻接,其中第一标准单元和第二标准单元中的每个包括集成的p型晶体管(pFET)和n型晶体管(nFET),其中第一标准单元和第二标准单元中的每个具有不同设计的第一布设线,以及其中第一标准单元和第二标准单元中的每个根据对应的设计而具有有源区的相同或不同的布局。
-
公开(公告)号:CN108987396A
公开(公告)日:2018-12-11
申请号:CN201810543913.6
申请日:2018-05-30
Applicant: 三星电子株式会社
IPC: H01L27/092
Abstract: 公开了一种半导体器件。该半导体器件包括具有多个有源图案的衬底。多个栅电极与所述多个有源图案相交。有源触点电连接到有源图案。多个通孔包括第一常规通孔和第一虚设通孔。多个互连线设置在通孔上。所述多条互连线包括设置在第一常规通孔和第一虚设通孔两者上的第一互连线。第一互连线通过第一常规通孔电连接到有源触点。每个通孔包括通孔主体部分和覆盖通孔主体部分的底面和侧壁的通孔阻挡部分。每条互连线包括互连线主体部分和覆盖互连线主体部分的底面和侧壁的互连线阻挡部分。
-
公开(公告)号:CN108695315A
公开(公告)日:2018-10-23
申请号:CN201810319727.4
申请日:2018-04-11
Applicant: 三星电子株式会社
IPC: H01L27/02
CPC classification number: H01L23/5286 , G06F17/505 , G06F17/5072 , G06F17/5077 , H01L21/823475 , H01L23/5226 , H01L23/5283 , H01L27/0207 , H01L27/088 , H01L27/092 , H01L27/11807 , H01L2027/11881
Abstract: 提供了标准单元及包括其的集成电路。该集成电路包括:电源轨,包括在垂直方向上彼此间隔开的第一导电线和第二导电线,其中第一导电线和第二导电线在第一水平方向上彼此平行地延伸,并彼此电连接以向第一标准单元供应电力,其中第一导电线和第二导电线设置在第一标准单元的边界处;以及第三导电线,在第一导电线与第二导电线之间,并在与第一水平方向正交的第二水平方向上延伸,以传送第一标准单元的输入信号或输出信号。
-
-
-
-
-
-
-