-
公开(公告)号:CN100531215C
公开(公告)日:2009-08-19
申请号:CN200610042761.9
申请日:2006-04-30
Applicant: 西安交通大学 , 浪潮(北京)电子信息产业有限公司
Abstract: 本发明公开了一种多台网络设备链路聚集的实现方法。该方法通过将标准链路聚集中的局部端口标志扩展为多台网络设备之间的全局端口标志,选取多台网络设备上的若干个网络端口,在每台网络设备上启动具有全局端口标志的链路聚集设施,为多台设备中每台设备的虚拟网络端口配置相同的IP和MAC地址、相同的系统优先级和不同的设备标志号,为所选取的网络端口设置相同的键值,将所选取的网络端口作为虚拟网络端口的从设备等步骤,将多台网络设备的网络端口聚集在一起。本发明也可由ASIC实现,作为交换机、多功能网络板卡的功能模块。本发明基于IEEE802.3ad标准所规定的链路聚集,是标准链路聚集的一个重要扩展。
-
公开(公告)号:CN1859313A
公开(公告)日:2006-11-08
申请号:CN200610042762.3
申请日:2006-04-30
Applicant: 西安交通大学 , 浪潮(北京)电子信息产业有限公司
Abstract: 本发明提供一种多机服务器系统中双向负载均衡机制的实现方法,用一台或多台负载均衡器节点组成负载均衡系统与外网相连,请求和返回数据包都经过负载均衡系统,将系统内部服务器节点对外屏蔽,使服务器系统具有较好的安全性;同时,负载均衡器节点负责对客户端来的请求进行负载均衡,在对请求进行负载均衡的时候,通过修改数据包的目的MAC地址来进行数据包的分发,可以很好的提高性能;返回数据包在经过负载均衡系统的时候,同样被均衡地分发到各负载均衡器节点,使整个服务器系统具有双向负载均衡的功能;当有负载均衡器节点发生故障的时候,可以通过把请求数据包和返回数据包迁移到其它负载均衡器节点上来实现高可用性。
-
公开(公告)号:CN1741489A
公开(公告)日:2006-03-01
申请号:CN200510043171.3
申请日:2005-09-01
Applicant: 西安交通大学 , 浪潮(北京)电子信息产业有限公司
IPC: H04L12/437 , H04L12/24
Abstract: 本发明涉及计算机技术领域,是一种用于保证多机系统高可用的自动故障检测与故障容忍方法,它适用于通过网络连接的能进行点对点通信和多播(广播)通信的多机系统。该方法将多机系统中的成员节点组织成一个逻辑虚拟封闭环路,通过环形检测机制实现分布式故障发现,通过逻辑环自愈合机制实现自动故障隔离,通过环形数据备份机制和环形任务接管机制实现系统高可用,通过环形任务迁移和逻辑环自愈合机制实现系统的自动恢复,通过逻辑环自愈合机制和任务重新分配实现系统处理能力在线式动态伸缩。本发明无需设置主控节点,消除了系统单一故障点,数据备份的系统开销小,故障检测通信流量少,处理开销小,可用低成本系统实现。
-
公开(公告)号:CN1731738A
公开(公告)日:2006-02-08
申请号:CN200510043160.5
申请日:2005-08-30
Applicant: 西安交通大学 , 浪潮(北京)电子信息产业有限公司
Abstract: 本发明涉及一种大规模计算机集群系统节点的自动化快速部署方法,采用基于映像的安装方式和客户机/服务器结构,使用预引导执行环境PXE协议、动态主机配置协议DHCP、简单文件传送协议TFTP和网络唤醒技术Wakeup On LAN等技术来实现大规模集群系统的快速自动化部署。本方法包括获得映像、绑定映像与目标节点、安装目标节点、配置目标节点、测试等五个步骤实现了集群系统节点安装过程的完全自动化。与传统的计算机集群系统部署方式相比,该方法极大的简化了集群系统节点安装过程,能大幅度提高工作效率。
-
公开(公告)号:CN104199740B
公开(公告)日:2019-03-01
申请号:CN201410433320.6
申请日:2014-08-28
Applicant: 浪潮(北京)电子信息产业有限公司
Abstract: 提出一种共享系统地址空间的非紧耦合的多节点多处理器系统,包括服务器节点和节点间控制单元。所述服务器节点之间通过所述节点间控制单元实现资源共享和通信互连。还提出一种基于上述系统的数据读写方法。通过共享系统地址空间的方式,在非紧耦合的多节点多处理器系统内实现了内存共享与I/O共享,允许本地节点直接访问远程节点的内存资源与I/O资源。
-
公开(公告)号:CN104991868B
公开(公告)日:2018-02-02
申请号:CN201510314083.6
申请日:2015-06-09
Applicant: 浪潮(北京)电子信息产业有限公司
IPC: G06F12/0806 , G06F12/0815
Abstract: 本发明公开了一种多核处理器系统和缓存一致性处理方法。本发明提供的多核处理器系统用于执行缓存一致性处理,多核处理器系统中的cache行具有M、E、K、I和F态;第一处理器内核用于向第二处理器内核发送请求进行读操作的第一请求消息;第二处理器内核,用于将第一cache行中的数据携带在第一响应消息中发送给第一处理器内核,并将第一cache行的状态更改为K态,其中,第二处理器内核在将第一cache行的状态由M态更改为K态后,忽略将第一cache行中的数据写入内存的操作。本发明解决了现有技术中的多核处理器系统在执行缓存一致性处理时,由于内存参与处理的可能性较大,从而导致多核处理器系统的性能较差的问题。
-
公开(公告)号:CN105426286A
公开(公告)日:2016-03-23
申请号:CN201510745328.0
申请日:2015-11-05
Applicant: 浪潮(北京)电子信息产业有限公司
IPC: G06F11/30
CPC classification number: G06F11/3055
Abstract: 本发明公开了一种对整机柜服务器进行监控的系统,包括:数据采集模块、数据处理模块、控制模块以及电源模块;其中,数据采集模块用于采集整机柜服务器运行状态的运行数据,并将采集得到的运行数据保存在内部缓存供数据处理模块进行数据访问;数据处理模块与数据采集模块相连,用于获取运行数据,并将运行数据保存在内部缓存供控制模块进行数据访问;控制模块与数据处理模块、电源模块相连,用于获取运行数据以及电源模块的电源信息,以对整机柜服务器进行实时监控。本发明所提供的对整机柜服务器进行监控的系统,提高了对整机柜服务器各设备监控的实时性,能够及时有效地发现设备故障和处理故障,提高了整机柜服务器的可用性和可靠性。
-
公开(公告)号:CN102708080B
公开(公告)日:2015-11-18
申请号:CN201210119650.9
申请日:2012-04-20
Applicant: 浪潮(北京)电子信息产业有限公司
CPC classification number: H04L25/14
Abstract: 本发明提供一种对齐高速串行通信通道的方法和系统。所述方法,包括:每个通道均获取对串行数据进行串并转换后得到的并行乱序数据,并查找所述并行乱序数据的数据是否有特征字符;当某一通道检测到特征字符后,该通道通知链路状态机已查找到特征字符;链路状态机当检测到所有通道均查找到特征字符后,控制所有通道同时输出各自通道检测出的特征字符,并在输出特征字符的时钟周期后第三个时钟周期,控制所有通道同时输出各自通道中特征字符所对应的有效数据。
-
公开(公告)号:CN103986798A
公开(公告)日:2014-08-13
申请号:CN201410198446.X
申请日:2014-05-12
Applicant: 浪潮(北京)电子信息产业有限公司
IPC: H04L29/12
Abstract: 本发明公开了一种实现系统地址映射的方法及装置,包括:确定多节点网络系统的地址空间类型及每一类型的地址空间的最小粒度划分;根据多节点网络系统所有可支持系统的规模及系统地址的配置要求,确定统一的固定地址宽度;通过每一类型的地址空间的最小粒度划分及统一的固定地址宽度获得每一类型的地址空间的寄存器位数信息;根据每一类型的地址空间的寄存器位数信息及相应的地址空间的上下界有效地址进行系统地址映射。本发明通过各多节点网络的最小粒度划分各固定地址宽度获取寄存器位数信息,根据寄存器位数信息及多节点网络系统相应的地址空间的上下界有效地址进行系统地址映射,简化了系统地址映射的流程,提高了系统的工作效率。
-
公开(公告)号:CN103713880A
公开(公告)日:2014-04-09
申请号:CN201410003647.X
申请日:2014-01-03
Applicant: 浪潮(北京)电子信息产业有限公司
IPC: G06F7/58
Abstract: 本发明提供一种序列生成器及其设计方法,应用于集成电路设计领域:时钟与转换控制模块通过序列缓冲与生成模块缓存特定序列并配置序列生成通路的启动;所述序列缓冲与生成模块中的特定序列由序列生成控制寄存器的控制生成发送序列;经过序列选择与控制模块时,由序列选择控制寄存器控制选择目标序列进行输出。本发明解决了高速串行数据传输通道测试难度大的问题,可以快速有效的在芯片内部控制生成特定的传输序列并且在初始化阶段可以控制生成并传输特定的初始化序列。
-
-
-
-
-
-
-
-
-