-
公开(公告)号:CN113867325A
公开(公告)日:2021-12-31
申请号:CN202111256756.9
申请日:2021-10-27
Applicant: 国核自仪系统工程有限公司
IPC: G05B23/02
Abstract: 本发明公开了一种仪控系统的通信诊断方法及系统,用于对卡件进行通信诊断;通信诊断方法包括步骤:目标设备的转发模块获取测试主机发送的通信诊断请求,并转发至核心卡件;核心卡件解析通信诊断请求以获取通信诊断参数,并检查通信诊断参数是否符合预设要求,若符合则将通信诊断请求转发至目标设备的应用卡件;应用卡件解析通信诊断请求以获取通信诊断参数,并对通信诊断参数对应的目标卡件进行通信诊断操作,以获取通信诊断结果信息。本发明有效地简化了仪控系统的通信诊断流程,提高了通信诊断效率和灵活性,增加了诊断过程的防呆性,拓展了通信诊断的范围;从而能够对仪控系统的各卡件进行全面、快速、有效的通信诊断。
-
公开(公告)号:CN112367375A
公开(公告)日:2021-02-12
申请号:CN202011167574.X
申请日:2020-10-27
Applicant: 国核自仪系统工程有限公司
Abstract: 本发明公开了一种基于FPGA的多终端安全显示系统,所述多终端安全显示系统包括一主机显控端和至少两个远端显控端;主机显控端和远端显控端均包括基于FPGA的控制单元;主机显控端与每个所述远端显控端分别通过万兆以太网点对点通信连接;主机显控端的控制单元用于将界面信息数据生成信息数据包发送至所述远端显控端;每个所述远端显控端的控制单元用于接收所述信息数据包并显示对应的界面。本发明中通过主机显控端和每个远端显控端分别通过万兆以太网点对点相互传输数据,构建监视控制网络,实现了对不同场所不同设备的实时数据监视和控制。
-
公开(公告)号:CN110502198A
公开(公告)日:2019-11-26
申请号:CN201811146232.2
申请日:2018-09-29
Applicant: 国核自仪系统工程有限公司
Abstract: 本发明公开了一种基于FPGA的界面显示系统。所述界面显示系统包括:数据包生成模块、FPGA组件和显示模块;所述数据包生成模块用于生成至少一界面数据包,并将所述至少一界面数据包发送至所述FPGA组件;所述FPGA组件用于根据所述界面数据包生成人机界面;所述显示模块用于显示所述人机界面。本发明基于FPGA通过各种硬件电路联合运行实现界面显示,无需任何CPU、操作系统和软件支持,避免了黑客和病毒的入侵,安全性大大提高。
-
公开(公告)号:CN105094013A
公开(公告)日:2015-11-25
申请号:CN201510448670.4
申请日:2015-07-28
Applicant: 国核自仪系统工程有限公司
IPC: G05B19/042
CPC classification number: G05B19/042
Abstract: 一种基于FPGA的数据处理单元,涉及数据处理技术领域,所解决的是提高安全性及响应速度的技术问题。该处理单元由两个FPGA模块组成,该两个FPGA模块通过并行数据总线互联,其中的一个FPGA模块为CorePLD模块,另一个FPGA模块为ASPLD模块;CorePLD模块用于处理所有的串行通讯、输入采样、输出驱动,并采用固定的方式把数据传输给ASPLD模块;ASPLD模块用于处理具体应用,ASPLD模块从Core PLD模块接收测量数据和背板串行消息,并基于这些信息执行逻辑或数学计算,并将处理结果发送到CorePLD模块。本发明提供的单元,特别适用于要求控制系统具有高可靠性和高安全性的应用场合。
-
公开(公告)号:CN209071004U
公开(公告)日:2019-07-05
申请号:CN201821713552.7
申请日:2018-10-22
Applicant: 国核自仪系统工程有限公司
IPC: G21D3/00
Abstract: 本公开提出一种基于FPGA的具有组态功能的核电站安全级仪控系统,包括FPGA主控芯片,该FPGA主控芯片包括:用于存储数据的Block‑RAM模块、用于执行DCS功能图上的功能的基本应用功能模块及主控逻辑模块;其中,所述主控逻辑模块电性耦接于所述Block‑RAM模块及基本应用功能模块,从所述Block‑RAM模块中读取数据,并发送至所述基本应用功能模块,所述基本应用功能模块利用所述数据执行DCS功能图上的功能,所述数据包括由DCS功能图转化的组态化数据。本公开基于FPGA的具有组态功能的核电站安全级仪控系统,利用FPGA简化了系统结构,其系统组成及耦接简单,成本较低,操作方便。
-
公开(公告)号:CN208861268U
公开(公告)日:2019-05-14
申请号:CN201821600539.0
申请日:2018-09-29
Applicant: 国核自仪系统工程有限公司
Abstract: 本实用新型公开了一种FPGA组件,所述FPGA组件包括:固态硬盘、DDR和控制单元;所述固态硬盘用于存储界面数据包;所述控制单元用于从所述固态硬盘获取所述界面数据包并写入所述DDR;所述控制单元还用于从所述DDR获取所述界面数据包并生成所述人机界面的显示帧。本实用新型的FPGA组件可用于实现界面显示,无需任何CPU、操作系统和软件支持,避免了黑客和病毒的入侵,安全性大大提高,且还具有电路简洁、无闲置电路、功耗低等优点。(ESM)同样的发明创造已同日申请发明专利
-
-
-
-
-