-
公开(公告)号:CN1275801A
公开(公告)日:2000-12-06
申请号:CN00117939.X
申请日:2000-06-01
Applicant: 株式会社日立制作所
IPC: H01L21/76
CPC classification number: H01L21/76232 , H01L29/0657
Abstract: 在衬底上形成衬垫氧化膜和防氧化膜,除去部分防氧化膜和衬垫氧化膜露出衬底,后退衬垫氧化膜,刻蚀衬底露出面,形成规定深度沟槽,后退衬垫氧化膜,氧化沟槽部分,向其内部埋入埋入绝缘膜,除去防氧化膜上的埋入绝缘膜和防氧化膜, 除去衬垫氧化膜,在氧化沟槽部分前,各向同性刻蚀和后退衬垫氧化膜使沟槽上端部分圆角化具有曲率,使氧化工序仅仅进行1次,制造不会使沟槽上端部分的晶体管的电性不合格的半导体装置。
-
公开(公告)号:CN1054235C
公开(公告)日:2000-07-05
申请号:CN95117312.X
申请日:1995-09-19
Applicant: 株式会社日立制作所
IPC: H01L21/205 , H01L21/283 , H01L21/22 , H01L29/04
CPC classification number: H01L21/02667 , C23C16/24 , C23C16/45523 , C23C16/45561 , C23C16/52 , H01L21/02381 , H01L21/02488 , H01L21/02532 , H01L21/02576 , H01L21/02579 , H01L21/02609 , H01L21/0262 , H01L21/28035 , H01L21/28525 , H01L21/28556 , H01L29/045 , H01L29/4916 , H01L29/66757 , H01L31/182 , H01L2924/0002 , Y02E10/546 , Y02P70/521 , H01L2924/00
Abstract: 一种包含多晶硅薄膜的半导体器件,在这种多晶硅薄膜中硅薄膜的晶粒主要具有圆柱形结构且各个晶粒的晶向几乎为均一的方向。这种膜可以这样制作;在基底薄膜的界面上先淀积一层无掺杂硅薄膜或者先淀积一层杂质层,然后淀积掺杂的硅薄膜,如果需要,接下来进行热处理使之多晶化。
-
公开(公告)号:CN1250227A
公开(公告)日:2000-04-12
申请号:CN99120218.X
申请日:1999-09-17
Applicant: 株式会社日立制作所
CPC classification number: H01L24/10 , H01L23/50 , H01L23/5286 , H01L23/552 , H01L23/645 , H01L23/66 , H01L24/13 , H01L2224/05001 , H01L2224/05008 , H01L2224/05022 , H01L2224/05024 , H01L2224/05569 , H01L2224/05571 , H01L2224/05572 , H01L2224/13 , H01L2224/13099 , H01L2224/16 , H01L2924/01004 , H01L2924/01005 , H01L2924/01006 , H01L2924/01013 , H01L2924/01023 , H01L2924/01024 , H01L2924/01029 , H01L2924/01033 , H01L2924/01074 , H01L2924/01077 , H01L2924/01079 , H01L2924/01082 , H01L2924/014 , H01L2924/10253 , H01L2924/12042 , H01L2924/14 , H01L2924/19041 , H01L2924/30105 , H01L2924/30107 , H01L2924/3025 , H01L2924/00 , H01L2924/00012
Abstract: 提供可靠性高,能够以低噪声进行高速动作的半导体装置。在同一个面内形成电源布线1003a、接地布线1003b和电信号布线1003c,与信号布线至少一部分的两侧相邻地形成电源布线或者接地布线。
-
公开(公告)号:CN101908480B
公开(公告)日:2013-10-02
申请号:CN201010197514.2
申请日:2010-06-03
Applicant: 株式会社日立制作所
IPC: H01L21/3105
CPC classification number: H01L21/31138 , H01L21/0273
Abstract: 本发明提供一种半导体器件的制造方法,具有对具备有机材料的掩模的试样进行等离子体处理的工序,其特征在于:上述等离子体处理包括利用含有氟、氧、氮中的任意一种或全部的气体进行等离子体处理的第一工序;和利用不含有氟、氧、氮中任何一种而含有稀有气体的气体进行上述等离子体处理的第二工序,反复进行上述第一工序和上述第二工序。利用本发明,能够解决由于等离子体处理而产生的抗蚀剂掩模倾斜的问题。
-
公开(公告)号:CN100388538C
公开(公告)日:2008-05-14
申请号:CN200410061666.4
申请日:2004-06-23
Applicant: 株式会社日立制作所
CPC classification number: H01M4/926 , F01N3/2053 , F01N13/009 , F01N13/0093 , H01M4/86 , H01M4/8636 , H01M4/90 , H01M4/921 , H01M2008/1095 , Y02E60/324
Abstract: 提供一种催化剂结构体和具有催化剂结构体的燃料电池,可以提高催化剂结构体的催化剂活性,且提高燃料电池的电池输出。该催化剂结构体的特征在于具有:导电膜、和在上述导电膜上形成的催化剂粒子,且构成上述导电膜的材料的晶格常数和构成上述催化剂粒子的材料的晶格常数的差≤16%。
-
公开(公告)号:CN101150128A
公开(公告)日:2008-03-26
申请号:CN200610059879.2
申请日:2003-06-24
IPC: H01L27/04 , H01L27/115 , H01L29/78
Abstract: 一种半导体器件,其特征在于具有:半导体衬底;含形成在所述衬底中的沟槽和埋入在沟槽内的绝缘膜的元件隔离区;形成在所述衬底中的有源区,该有源区包括其上形成有栅绝缘膜的阱区,该栅绝缘膜上形成有栅电极,阱区包括与栅电极相对应地设置的源和漏扩散区,其中,沟槽中的埋入绝缘膜具有平面延伸到衬底中的底表面,且该埋入绝缘膜包围着有源区,该底表面延伸的深度比扩散区深;埋入绝缘膜有至少包围源和漏扩散区的凹陷的上部平表面,以防止元件隔离区所引起的晶体缺陷,所述凹陷的上部平表面的深度从衬底的平表面算起大于等于所述源和漏扩散区的杂质分布的峰值浓度的深度;沿沟槽中的埋入绝缘膜的侧面和底面形成有氮氧化物膜,该氮氧化物膜与衬底相接触。
-
公开(公告)号:CN1231064A
公开(公告)日:1999-10-06
申请号:CN97198006.3
申请日:1997-09-16
Applicant: 株式会社日立制作所
IPC: H01L21/762
CPC classification number: H01L21/76235
Abstract: 在具有沟槽隔离结构的半导体器件中,在用常规方法选择氧化沟槽结构之后,再次氧化衬底的整个表面,同时只有衬底或沟槽表面的氧化膜暴露出来,并给沟槽上端部附近的氧化膜的形状提供曲率半径。
-
公开(公告)号:CN1139294A
公开(公告)日:1997-01-01
申请号:CN96103918.3
申请日:1996-03-07
Applicant: 株式会社日立制作所
IPC: H01L21/316 , H01L21/324 , H01L29/78 , H01L27/105
CPC classification number: H01L21/28185 , H01L21/28202 , H01L21/28211 , H01L21/321 , H01L21/76202 , H01L29/518
Abstract: 通过在衬底上形成氧化膜,以800℃或以上的温度在惰性气氛中热处理氧化膜,接下来是形成晶体管的普通步骤,以此方法制作的半导体器件由于在氧化膜内或在衬底表面中产生的应力的减弱而在电学可靠性方而得到改善。
-
公开(公告)号:CN100511682C
公开(公告)日:2009-07-08
申请号:CN200610059879.2
申请日:2003-06-24
IPC: H01L27/04 , H01L27/115 , H01L29/78
Abstract: 一种半导体器件,其特征在于具有:半导体衬底;含形成在所述衬底中的沟槽和埋入在沟槽内的绝缘膜的元件隔离区;形成在所述衬底中的有源区,该有源区包括其上形成有栅绝缘膜的阱区,该栅绝缘膜上形成有栅电极,阱区包括与栅电极相对应地设置的源和漏扩散区,其中,沟槽中的埋入绝缘膜具有平面延伸到衬底中的底表面,且该埋入绝缘膜包围着有源区,该底表面延伸的深度比扩散区深;埋入绝缘膜有至少包围源和漏扩散区的凹陷的上部平表面,以防止元件隔离区所引起的晶体缺陷,所述凹陷的上部平表面的深度从衬底的平表面算起大于等于所述源和漏扩散区的杂质分布的峰值浓度的深度;沿沟槽中的埋入绝缘膜的侧面和底面形成有氮氧化物膜,该氮氧化物膜与衬底相接触。
-
公开(公告)号:CN100382315C
公开(公告)日:2008-04-16
申请号:CN01820204.7
申请日:2001-12-06
Applicant: 株式会社日立制作所
IPC: H01L27/092
CPC classification number: H01L29/7842 , H01L21/823807 , H01L21/823814 , H01L21/823842 , H01L27/092
Abstract: 一种半导体器件,具有n沟道型场效应晶体管和p沟道型场效应晶体管,其中该两个晶体管都具有优异的漏电流特性。具有n沟道型场效应晶体管(10)和p沟道型场效应晶体管(30)的半导体器件包括用作涂敷n沟道型场效应晶体管(10)的栅电极(15)的应力控制膜(19)的膜,其膜应力偏移到拉应力。该器件还包括用作涂敷p沟道型场效应晶体管(30)的栅电极(35)的应力控制膜(39)的膜,其膜应力更多的是压应力而不是n沟道型场效应晶体管(10)的膜(19)那样的应力。这样,期望n沟道型和p沟道型晶体管来改善漏电流。因此,整体的特性得到改善。
-
-
-
-
-
-
-
-
-