-
公开(公告)号:CN104484309A
公开(公告)日:2015-04-01
申请号:CN201410790968.9
申请日:2014-12-18
Applicant: 北京控制工程研究所
IPC: G06F15/78
Abstract: 本发明涉及一种支持部分可重构的航天用SoC的实现方法,通过在SoC中定义动态系统与静态系统,并对两个系统进行不同的设计,在系统运行的过程中能够对FPGA上的部分逻辑进行重配置,而未经配置的部分的逻辑功能不发生改变,使得动态部分可重构既具有软件的灵活性,又具有硬件的高效性,能够有效解决现有SOC内部功能和结构无法改变的现状,同时通过部分重构技术能够周期性地刷新配置位流,防止配置位流发生单粒子翻转,提高了SOC的可靠性和容错能力,使SOC的功能变更更加灵活。
-
-
公开(公告)号:CN107463442B
公开(公告)日:2020-09-18
申请号:CN201710566062.2
申请日:2017-07-12
Applicant: 北京控制工程研究所
IPC: G06F9/50
Abstract: 本发明提出了一种星载多核SoC任务级负载均衡并行调度方法,步骤如下:将多核任务控制块TCB作为节点构建全局任务调度队列;调度器模块初始化时创建4个优先级最低的空闲任务,并加入全局任务调度队列OSTaskRdyList;多核SoC系统的多个处理器核并行运行调度器模块;调度器模块采用自旋锁访问全局任务调度队列OSTaskRdyList,从全局任务调度队列OSTaskRdyList中取得当前优先级最高的任务T1;调度器模块查找空闲的处理器核或者运行最低优先级任务的处理器核,把优先级最高的任务调度到该处理器核上。本发明解决了多任务在多核SoC上均衡分配和并行运行的问题,大幅度提高了多核SoC的计算和处理效率。
-
公开(公告)号:CN106603420B
公开(公告)日:2019-07-12
申请号:CN201611045924.9
申请日:2016-11-22
Applicant: 北京控制工程研究所
IPC: H04L12/771 , H04L12/931 , H04L12/935 , H04L12/703 , H04L12/803
Abstract: 一种具有实时和容错特性的片上网络路由器,包括多个结构功能相同的网络接口、路由决策模块、数据交换模块,网络接口校验外部网络数据包后进行缓存,发送接收缓存非空信号至路由决策模块,将写入的地址微片、数据微片或者地址微片运算结果至外部;路由决策模块接收到接收缓存非空信号后,判断网络数据包类型,产生端口使用请求信号或者组播端口使用请求信号送至数据交换模块,将地址微片、数据微片写入网络接口;数据交换模块进行基于轮转调度的并行仲裁,控制路由决策模块读取地址微片、数据微片写入网络接口。
-
公开(公告)号:CN106445659B
公开(公告)日:2019-07-12
申请号:CN201610814726.8
申请日:2016-09-09
Applicant: 北京控制工程研究所
IPC: G06F9/48
Abstract: 一种空间飞行器周期性混成随机任务调度方法,基于优先级抢占、同优先级任务调度策略,在不更改空间飞行器操作系统内核任务调度策略的基础上,实现了周期任务固定时间点启动、周期内任务随机启动以及完全随机任务启动的调度方法。本发明方法在当固定时间点任务不占用CPU时,控制随机任务随时执行,直到任务在固定时间点启动运行,同时支持任务的实时加入和退出,与现有技术相比,能够有效的提高空间飞行器计算机的CPU利用率,使得操作系统不仅能保持原有任务调动策略,还具有良好的复用性、适应性和灵活性,具有很好的适用价值。
-
公开(公告)号:CN106339531B
公开(公告)日:2019-07-12
申请号:CN201610676527.5
申请日:2016-08-16
Applicant: 北京控制工程研究所
IPC: G06F17/50
Abstract: 一种C单元加固的组合逻辑单元电路结构生成方法,首先根据选取需要加固的组合逻辑单元,分别加入C单元电路结构,得到加固组合逻辑单元及元逻辑描述,然后根据加固组合逻辑单元逻辑描述生成测试向量,遍历C单元中MOS管宽度,得到延时最小值对应的MOS管宽度值,进而得到加固组合逻辑单元电路结构,最后使用测试向量对得到的加固组合逻辑单元电路结构进行测试,得到特征化参数。
-
公开(公告)号:CN105024687B
公开(公告)日:2019-06-18
申请号:CN201510424158.6
申请日:2015-07-17
Applicant: 北京控制工程研究所
IPC: H03K19/0944
Abstract: 本发明涉及一种基于DICE和TMR的抗辐射触发器电路,包括时钟生成模块、数据滤波模块、第一主DICE加固模块、第二主DICE加固模块、第三主DICE加固模块、第一从DICE加固模块、第二从DICE加固模块、第三从DICE加固模块、第一C单元模块、第二C单元模块、第三C单元模块和选举模块。本发明触发器采用TMD和DICE结构混合的电路结构,与现有的触发器技术相比,大幅提升了整体电路的抗辐射性能,增强了抗单粒子翻转和单粒子瞬时脉冲的能力。
-
公开(公告)号:CN106375658B
公开(公告)日:2019-05-24
申请号:CN201610814709.4
申请日:2016-09-09
Applicant: 北京控制工程研究所
Abstract: 一种通用的甚高精度图像处理VLSI验证方法,首先根据当前相机类型进行参数配置,获取相机源图像并转换得到TEXTIO格式的原图数据和标准解数据,然后在多个重复的行有效周期中像素时钟的有效沿依次将原图数据发送至相机的数据总线或者数据信号线上,对数据总线或者数据信号线上的数据进行甚高精度图像处理及读取,得到TEXTIO格式的甚高精度图像处理结果数据,最后将处理结果数据与标准解数据进行比对,得到误差像素的位置、灰度值差值,进而得到调整阈值分布后的图像及验证结果。
-
公开(公告)号:CN104579313B
公开(公告)日:2018-07-24
申请号:CN201410841843.4
申请日:2014-12-30
Applicant: 北京控制工程研究所
IPC: H03K19/177
Abstract: 本发明涉及一种基于配置帧的在轨SRAM型FPGA故障检测与修复方法,通过故障检测与修复系统实现,故障检测与修复系统包括主处理模块、配置帧回读模块、故障检测模块和配置帧纠错与恢复模块,本发明通过在高可靠芯片上实现的故障检测与修复系统,实现对SRAM型FPGA内部配置信息进行按帧的回读、校验及回写或改写,实现了配置信息帧级别的故障检测和修复,极大提高了FPGA因空间环境单粒子效应所引发的配置信息翻转问题的检测率和修复能力,为SRAM型FPGA提供了一种实现方式简单、资源消耗率低、无需软件支持的通用可靠性设计方法。
-
公开(公告)号:CN105204952B
公开(公告)日:2018-03-09
申请号:CN201510521047.7
申请日:2015-08-21
Applicant: 北京控制工程研究所
IPC: G06F11/07
Abstract: 本发明提供一种多核操作系统容错管理方法,主要包括,构建n×n的核间故障检测矩阵,每个处理器核利用核间故障检测矩阵定期检测系统中其他处理器核是否发生故障;其中,每个处理器核的故障检测包括:在每个定时监测周期起始,各个处理器核在核间故障检测矩阵中各自对应的一列k中的元素设置为TRUE;在每个定时监测周期末尾,各个处理器核查看矩阵中各自对应的一行j中的元素,如果其中某一个元素ejk不为TRUE,则认为与该列对应的处理器核k可能发生了故障,最后将行j中的元素全部清零。本发明的系统每个处理器核均具备对处理器中其他核进行故障检测的能力,大大提高了系统容错能力。
-
-
-
-
-
-
-
-
-