基于6T-SRAM的二值权重网络存内计算电路、模块

    公开(公告)号:CN118446268A

    公开(公告)日:2024-08-06

    申请号:CN202410904475.7

    申请日:2024-07-08

    Applicant: 安徽大学

    Abstract: 本发明涉及集成电路技术领域,具体涉及基于6T‑SRAM的二值权重网络存内计算电路、模块。本发明提供了基于6T‑SRAM的二值权重网络存内计算电路,包括:存储部、关断控制部、存内计算部、全局位线部。本发明的存内计算电路相较于现有专利,采用了不同结构设计,一方面采用了MOS管数量更少的6T‑SRAM,另一方面对配套功能部的结构进行了重新设计,使得本发明的存内计算电路在整体功能不变的情况下减少了器件数量,从而降低了电路占用面积。本发明解决了现有专利提供的基于8T‑SRAM和电流镜的存内计算电路占用面积偏大的问题。

    基于10T-SRAM的带符号乘法与乘累加运算电路

    公开(公告)号:CN117608519B

    公开(公告)日:2024-04-05

    申请号:CN202410094858.2

    申请日:2024-01-24

    Abstract: 本发明属于静态随机存储器领域,具体涉及一种基于10T‑SRAM的带符号乘法与乘累加运算电路及其芯片。基本电路由8个NMOS管和2个PMOS管构成。P0、P1和N0~N3构成实现数据存储功能的基本单元;其余构成计算单元。其中,N4和N6的栅极连接在存储节点Q上,N4与N5的漏极相连;N6与N7的漏极相连;N4的源极与位线BL相连;N6的源极连接位线BLB。N5、N7的源极接VSS。N5的栅极连接正相输入字线;N5的栅极连接负相输入字线。本发明方案提供独立的数据读通道实现读写分离,能够防止传统6T‑SRAM开启多行而引起的读破坏问题,并且可以同时支持带符号数和无符号数间的多比特乘法和乘累加运算。

    一种互补输入比较器电路、模块

    公开(公告)号:CN117713768A

    公开(公告)日:2024-03-15

    申请号:CN202410159994.5

    申请日:2024-02-05

    Applicant: 安徽大学

    Abstract: 本发明涉及比较器设计技术领域,具体涉及一种互补输入比较器电路、模块。本发明公开了一种互补输入比较器电路,包括:开关部、输入部、电流源部、放大部、Buffer转换部一、Buffer转换部二。本发明电路的输入部采用了互补输入设计,增加了输入范围,能有效保证Sigma‑Delta ADC的输出信号不失真。本发明电路的电流源部给输入部进行电流分配,以保证输入部的正常工作。经过实验仿真,本发明的电路可以降低输入噪声、提高输出信号压摆率。本发明解决了现有交叉耦合比较器存在噪声偏大、压摆率偏低的问题。

    一种具有低功耗和写增强的混合10T TFET-MOSFET SRAM单元电路

    公开(公告)号:CN110232941B

    公开(公告)日:2024-03-15

    申请号:CN201910549755.X

    申请日:2019-06-24

    Applicant: 安徽大学

    Abstract: 本发明公开了一种具有低功耗和写增强的混合10T TFET‑MOSFET SRAM单元电路,使用双向导通的NMOSFET代替TFET作SRAM单元的访问管。其利用MOSFET双向导通的特点以及TFET比MOSFET具有更低的阈值电压、更小的泄漏电流、更低的关断电流和更高的开关电流比等优势,减小了TFET SRAM静态功耗,同时也降低了保持状态下的单元泄漏电流;利用读写分离将存储节点与读取路径分开,从而提高了读取稳定性;从单元写速度的仿真结果来看,单元的工作电压越低,写速度越快;在相同的工作电压下如0.4V到0.9V,其静态功耗与6T TFET SRAM单元结构相比,至少降低2个数量级,而且提高了TFET SRAM单元的写裕度,降低了单元的静态功耗,提高了单元的写能力和写速度。

    一种具有超低功耗和高写裕度的12T TFET SRAM单元电路

    公开(公告)号:CN109658960B

    公开(公告)日:2024-03-15

    申请号:CN201811505310.3

    申请日:2018-12-10

    Applicant: 安徽大学

    Abstract: 本发明公开了一种具有超低功耗和高写裕度的12T TFET SRAM单元电路,其利用TFET相比于MOSFET具有更小的亚阈值摆幅和更高的开关比等特性,不仅解决了传统MOSFET SRAM单元结构的静态功耗大的问题,在相同的工作电压下如0.3V到0.6V时,其静态功耗与其他的TFET SRAM单元结构相比,其静态功耗至少降低了4个数量级,而且提高了TFET SRAM单元的写裕度和稳定性;即消除了TFET做SRAM传输管时出现的正偏漏电流问题,降低了单元的静态功耗,提高了单元的稳定性和写能力。

    一种具有超低失调的灵敏放大器电路

    公开(公告)号:CN109448768B

    公开(公告)日:2024-03-15

    申请号:CN201811572317.7

    申请日:2018-12-21

    Applicant: 安徽大学

    Abstract: 本发明公开了一种具有超低失调的灵敏放大器电路,是一种可以极大降低失调电压的灵敏放大器结构,该结构利用电容存储电压以及电压不突变的特性,实现位线电压差的放大和阈值电压差的存储补偿,达到了极大程度降低失调电压的效果;同时伴随着失调电压的极大降低,可以有效的加速静态随机存储器的数据读取速度,降低单元读取时的能量消耗,有效的提高了静态随机存储器读取电压的裕度。

    基于上交叉耦合的自控制型感应放大电路、模块

    公开(公告)号:CN117476074B

    公开(公告)日:2024-03-12

    申请号:CN202311826688.4

    申请日:2023-12-28

    Applicant: 安徽大学

    Abstract: 本发明涉及灵敏放大器设计技术领域,更具体的,涉及基于上交叉耦合的自控制型SRAM感应放大电路、模块。本发明包括:使能控制部、上交叉耦合部、自控制输入部、预充电路部。本发明避免了VDD到VSS间过多晶体管串联,节约了电压余度。本发明采用自控制输入部,根据Q、QB的电压变化,自适应控制目标位线的信号输入与非目标位线的信号关断,避免非目标位线对输出节点Q、QB产生影响,从而降低失调电压和放大延时。本发明采用上交叉耦合部放大电压信号,避免了反相器级联的控制方式,从而规避了现有专利的振荡风险。本发明解决了现有锁存型灵敏放大器存在失调电压干扰、以及现有专利存在振荡风险的问题。

    基于10T-SRAM的带符号乘法与乘累加运算电路

    公开(公告)号:CN117608519A

    公开(公告)日:2024-02-27

    申请号:CN202410094858.2

    申请日:2024-01-24

    Abstract: 本发明属于静态随机存储器领域,具体涉及一种基于10T‑SRAM的带符号乘法与乘累加运算电路及其芯片。基本电路由8个NMOS管和2个PMOS管构成。P0、P1和N0~N3构成实现数据存储功能的基本单元;其余构成计算单元。其中,N4和N6的栅极连接在存储节点Q上,N4与N5的漏极相连;N6与N7的漏极相连;N4的源极与位线BL相连;N6的源极连接位线BLB。N5、N7的源极接VSS。N5的栅极连接正相输入字线;N5的栅极连接负相输入字线。本发明方案提供独立的数据读通道实现读写分离,能够防止传统6T‑SRAM开启多行而引起的读破坏问题,并且可以同时支持带符号数和无符号数间的多比特乘法和乘累加运算。

Patent Agency Ranking