一种缓解SET效应的VCO环振电路

    公开(公告)号:CN109257042A

    公开(公告)日:2019-01-22

    申请号:CN201811102791.3

    申请日:2018-09-20

    Abstract: 一种缓解SET效应的VCO环振电路,该环振电路为双环振结构,包括第一环振和第二环振,第一环振和第二环振中任一节点的输入均分别来自于第一环振和第二环振,当由于SET效应导致第一环振或第二环振中的任一节点输入电压发生跳变时,由另一个环振所提供的对应节点的输入电压保持正常。本发明提出的交叉耦合型双环VCO,使用双差分输入结构,使得每条环振电路可以抵消另一条环振在遭受SET时所产生的影响,可以有效的降低SET对VCO振荡频率的影响,提高了电路对SET的防护能力。

    一种基于Virtex5器件的位流文件解析方法及定时刷新方法

    公开(公告)号:CN107945827A

    公开(公告)日:2018-04-20

    申请号:CN201711028717.7

    申请日:2017-10-29

    Abstract: 一种基于Virtex5器件的位流文件解析方法及定时刷新方法,其中解析方法步骤如下:(1)对Virtex5型至少8个系列的器件进行底层架构分析,确定每个系列器件的资源类型;(2)对每个系列器件的位流文件帧结构进行分析,确定每帧的bit数以及包含的资源类型、大小、位置,计算位流文件的总bit数;(3)根据步骤(1)、(2)的结果,通过ISE生成Virtex5型对应系列器件的位流文件,根据生成的位流文件的总bit数与步骤(2)中计算的总bit数进行比较,判断步骤(1)(2)的分析是否准确,若准确执行步骤(4),否则重新从步骤(1)开始分析;(4)针对每个系列的器件,根据位流文件的总bit数构建以资源类型长度为未知数的多元方程,得到一个多元方程组,求解该方程组,得到资源类型的大小。

    一种基于汇编指令的动态同步单粒子软错误防护方法

    公开(公告)号:CN104932950B

    公开(公告)日:2018-01-05

    申请号:CN201510310153.0

    申请日:2015-06-08

    Abstract: 一种基于汇编指令的动态同步单粒子软错误防护方法,首先将系统软件划分为多个功能模块,然后对各个功能模块进行汇编指令级编程,得到每个功能模块对应的汇编指令的指令序列,建立各个功能模块的有向图,确定各个模块的静态标识位,最后通过复制各个功能模块的中间变量并行执行后判断、计算进入功能模块的动态签名值并比较来完成动态同步单粒子软错误防护。本发明方法与现有技术相比,利用数据同步并行处理实现汇编指令在空间维度上的冗余设计,并基于软件标识位对功能模块跳转时的软错误进行防护,不仅提升了系统程序的防护执行效率及航天器系统程序软错误防护的可靠性,而且实现简单,运行时间短。

    一种低资源消耗的SRAM存储单元SEL加固方法

    公开(公告)号:CN106847332A

    公开(公告)日:2017-06-13

    申请号:CN201611203359.4

    申请日:2016-12-23

    Abstract: 一种低资源消耗的SRAM存储单元SEL加固方法,首先对SRAM存储单元使用阱接触隔离NMOS管与PMOS管,对PMOS管采用未封口保护环进行加固,使用未封口保护环连接PMOS管的源级,然后对SRAM存储单元中的NMOS管采用非U型保护带方式进行加固,在满足工艺规则的前提下在未封口保护环与非U型保护带上多打接触孔;调整SRAM存储单元中PMOS管采用的未封口保护环与NMOS管采用的非U型保护带的间距,最后优化PMOS管和NMOS管有源区的距离;在SRAM存储单元中的NMOS管区域加上NC层,提高NMOS管的阈值电压。本发明与现有技术相比,具有面积开销低、布线资源消耗低,降低SRAM中由存储单元构成的存储阵列的资源消耗的优点,具有很好的使用价值。

    一种基于粒子群算法的系统软防护组合优化方法

    公开(公告)号:CN104143116B

    公开(公告)日:2017-05-10

    申请号:CN201410352613.1

    申请日:2014-07-23

    Abstract: 本发明一种基于粒子群算法的系统软防护组合优化方法包括以下步骤:按照系统功能将DSP、FPGA系统划分为N个功能模块;利用划分出的各功能模块,构造建立系统防护组合优化模型所需数据;根据划分出的功能模块以及得到的各功能模块的相关数据,建立系统防护组合优化模型;利用离散多目标粒子群算法对建立的系统防护组合优化模型进行求解,得到系统防护组合的一组最优解。本发明从系统角度对防护效果、防护代价进行了评估,以及对系统不同部位防护方法选择进行了优化,同可以用于指导DSP、FPGA系统中功能模块防护方法选择。

    一种基于分布函数的WCET快速估计方法

    公开(公告)号:CN104572103A

    公开(公告)日:2015-04-29

    申请号:CN201510009091.X

    申请日:2015-01-08

    Abstract: 本发明提供了一种基于分布函数的WCET快速估计方法,通过对DSP工程目标代码(out文件)进行反汇编获得反汇编文件F;分析反汇编文件F,获取划分的各个基本块,得到程序的基本块集合B;辨识基本块集合B中各基本块之间的关系,构建程序流图C;计算每个基本块的执行时间T;将基本块执行时间T和基本块执行次数Ts作为权值得到加权的程序流图Cw;分析加权的程序流图Cw,获得总权值最大的路径,将最大的总权值作为程序最坏执行时间WCET。解决了现有技术中需运行程序得到测试样本的弊端和人工干预过多的问题以及传统PERT技术中贝塔分布参数估计方法的不合理性问题。

    一种抗单粒子翻转和单粒子瞬态脉冲的触发器设计方法

    公开(公告)号:CN103888106A

    公开(公告)日:2014-06-25

    申请号:CN201410126618.2

    申请日:2014-03-31

    Abstract: 一种抗单粒子翻转和单粒子瞬态脉冲的触发器设计方法,包括电路加固设计和版图加固设计,其中电路加固设计,基于DICE结构,采用0.13um体硅CMOS工艺,设计带延迟滤波的冗余时钟DICE触发器电路;版图加固设计中增加DICE触发器电路中存储节点之间的距离和减小漏区面积。本发明避免了时钟交叠发生,并减小功耗开销,进一步提升了触发器单元抗SEU/SET的能力,实现代价小、可靠性高。

Patent Agency Ranking