-
公开(公告)号:CN113014208A
公开(公告)日:2021-06-22
申请号:CN202110271708.0
申请日:2021-03-12
Applicant: 西安微电子技术研究所
IPC: H03F1/52
Abstract: 本发明公开了一种输入端口相位翻转保护电路,包括电阻R5、电流源Iss、三极管Q5、三极管Q6、三极管Q7、三极管Q8和三极管Q9;三极管Q5的集电极连接负电源,三极管Q5的基极连接三极管Q5的发射极,三极管Q5的发射极连接三极管Q6的发射极,三极管Q6的基极连接电阻R5的一端,电阻R5的另一端分别连接Q6的集电极、三极管Q7的基极和三极管Q7的发射极,电阻R5的一端连接电流源Iss的一端,电流源Iss的另一端连接正电源;三极管Q7的集电极分别连接三极管Q8的基极和三极管Q9的基极,三极管Q8的集电极和三极管Q9的集电极均连接正电源;三极管Q8的发射极连接运算放大器的正向输入对管的基极,三极管Q9的发射极连接运算放大器的反向输入对管的基极。
-
公开(公告)号:CN111953339A
公开(公告)日:2020-11-17
申请号:CN202010838475.3
申请日:2020-08-19
Applicant: 西安微电子技术研究所
Abstract: 本发明提供一种锁相环快速锁定鉴频电路,包括依次连接的分频模块、采样模块、比较模块和使能模块;所述分频模块的输入端分别接入锁相环参考时钟信号FREF、环路反馈时钟信号FFB和复位信号RESET;分频模块的输出信号第一正相分频时钟CKP1、第一负相分频时钟CKN1、通路一采样数据D1、第二正相分频时钟CKP2、第二负相分频时钟CKN2和通路二采样数据D2分别与采样模块的输入端相连;所述采样模块输出的第一比较信号Q1、第二比较信号Q2、第三比较信号Q3、第四比较信号Q4、第五比较信号Q5、第六比较信号Q6、第七比较信号Q7和第八比较信号Q8分别与比较模块的输入端相连;电路结构简单,易于实现,可大幅缩小锁相环从上电启动到输出频率稳定达到预定指标所需的时间。
-
公开(公告)号:CN113056076B
公开(公告)日:2023-08-04
申请号:CN202110269532.5
申请日:2021-03-12
Applicant: 西安微电子技术研究所
IPC: H05F3/00 , H03K19/003
Abstract: 本发明公开了一种相位翻转和静电加固保护电路,包括电阻Rinx、电阻Riny、电阻Rin`、二极管D1、二极管D2、二极管D3、寄生电阻Rj1和寄生电阻Rj2;电阻Riny的一端与运算放大器的正向输入端口INP相连,电阻Riny的另一端分别连接电阻Rinx的一端和寄生电阻Rj1的一端,寄生电阻Rj1的另一端与二极管D1一端相连,二极管D1的另一端连接至负电源;电阻Rinx的另一端分别连接电阻Rin`的一端和寄生电阻Rj2的一端,寄生电阻Rj2的另一端连接二极管D2的一端,二极管D2的另一端连接至负电源;电阻Rin`的另一端分别连接二极管D3的一端和运算放大器中的输入对管基极相连,二极管D3的另一端连接正电源,同时具有静电加固功能和相位翻转保护功能。
-
-
公开(公告)号:CN111276956B
公开(公告)日:2022-05-31
申请号:CN202010093566.9
申请日:2020-02-14
Applicant: 西安微电子技术研究所
Abstract: 本发明提供双极型轨对轨运放输入端通用静电保护电路,包括二极管D1、二极管D2和二极管D3;二极管D1的正极与运放外部输入端PAD连接,二极管D1的负极与二极管D2的负极连接,二极管D2的正极与负电源VS‑连接;二极管D3的正极与运放内部输入端VIN连接,负极与正电源VS+相连。本发明在满足抗静电能力的条件下实现多数轨对轨运放要求的抗相位翻转功能,解决了传统抗静电结构将输入端电压与正负电源电压钳位在二极管导通压降的问题。
-
公开(公告)号:CN113346880A
公开(公告)日:2021-09-03
申请号:CN202110663155.3
申请日:2021-06-15
Applicant: 西安微电子技术研究所
Abstract: 本发明公开基于时钟标定的可调时间三模冗余时钟产生的系统及方法,本发明针对普通时间三模冗余结构中三路时钟间隔受到工艺、电压和温度影响变化大的问题,提出一种利用系统时钟信号标定的可调时间三模冗余时钟产生方法,实现不同应用环境和场景下三模时钟时间间隔的精确设置,缓解工艺、电压和温度对三模时钟间隔时间的影响,可以进一步提高超大规模集成的工作频率和性能。
-
公开(公告)号:CN111276956A
公开(公告)日:2020-06-12
申请号:CN202010093566.9
申请日:2020-02-14
Applicant: 西安微电子技术研究所
Abstract: 本发明提供双极型轨对轨运放输入端通用静电保护电路,包括二极管D1、二极管D2和二极管D3;二极管D1的正极与运放外部输入端PAD连接,二极管D1的负极与二极管D2的负极连接,二极管D2的正极与负电源VS-连接;二极管D3的正极与运放内部输入端VIN连接,负极与正电源VS+相连。本发明在满足抗静电能力的条件下实现多数轨对轨运放要求的抗相位翻转功能,解决了传统抗静电结构将输入端电压与正负电源电压钳位在二极管导通压降的问题。
-
-
-
-
-
-