显示驱动电路、显示驱动方法及显示装置

    公开(公告)号:CN108962140B

    公开(公告)日:2020-04-10

    申请号:CN201810752390.6

    申请日:2018-07-10

    Abstract: 本发明提供一种显示驱动电路、显示驱动方法及显示装置。本发明显示驱动方法包括:对显示屏幕的工作状态进行计时操作,并将对应的计时结果存储于工作特性存储器内;根据所述计时结果获取对应的所述显示器的工作时长;获取所述工作时长,判断是否需对伽马查找表进行修正操作;当需要对所述伽马查找表进行修正时,根据所述工作时长从工作特性表中获取对应的对比伽马值;根据所述对比伽马值计算每一像素值所对应的预补偿值,以更新所述伽马查找表。本发明通过计算所述显示屏幕的工作时长后选择对应的伽马值,在需要对原伽马查找表进行修正时可根据对应的伽马值进行修正,如此有利于减少因屏幕老化而影响图像显示效果的不足。

    一种高速计数和比较电路及其方法

    公开(公告)号:CN110868212A

    公开(公告)日:2020-03-06

    申请号:CN201911215985.9

    申请日:2019-12-02

    Abstract: 本发明公开了一种高速计数和比较电路及其方法,该电路包括低频计数器、高频计数器、使能控制模块、时钟分频器与计数预设值分配模块;当外部计数使能信号启动时,根据所预设的默认输入值,设定低频计数器和高频计数器的预设默认值;当内部计数使能信号有效时,低频计数器开始计数;当低频计数器完成信号有效时,高频计数器开始计数;当高频计数器完成信号有效时,控制使能信号有效、内部计数使能信号无效,同时对低频计数器、高频计数器进行复位。本发明能降低计数器的时钟频率,降低组合逻辑电路的复杂度,从而在低节点的工艺条件下,实现电路的高性能。

    一种应用于低功耗带隙基准的启动电路

    公开(公告)号:CN110825156A

    公开(公告)日:2020-02-21

    申请号:CN201911214612.X

    申请日:2019-12-02

    Abstract: 本发明公开了一种低功耗带隙基准的启动电路,该电路是由两个PMOS管和八个NMOS管组成,利用带隙基准核心电路启动前后支路电流的变化,采用数字逻辑控制启动电路中下拉NMOS管NM2的栅极电位,从而有效解决了传统启动电路存在静态电流的问题,将这样的启动电路应用于带隙基准电路中,能有效降低系统静态功耗。

    一种用于AMOLED显示驱动装置的低功耗显示方法

    公开(公告)号:CN110491342A

    公开(公告)日:2019-11-22

    申请号:CN201910899800.4

    申请日:2019-09-23

    Abstract: 本发明公开了一种用于AMOLED显示驱动装置的低功耗显示方法,其步骤包括:1.原始图像的RGB数据转换为YUV色彩空间图像数据;2.对YUV色彩空间数据的Y分量求平均值设为S;3.设置一个补偿节点M,若节点值M小于平均值S,则对小于节点值M的Y分量不做处理,对Y分量大于节点值M小于平均值S的,Y分量乘以系数L,对大于平均值的Y分量乘以系数H,若节点值M大于平均值S,则对小于平均值S的Y分量值不做处理,对大于平均值S的Y分量值乘以系数K;4.处理过的YUV色彩空间图像数据转换到RGB色彩空间,并输出显示。本发明能够有效降低驱动装置的功耗,并且结构简单,图像质量较好。

    一种输出电压稳定的双边电荷泵

    公开(公告)号:CN109039060A

    公开(公告)日:2018-12-18

    申请号:CN201811085204.4

    申请日:2018-09-18

    Abstract: 本发明公开了一种输出电压稳定的双边电荷泵,包括:时钟电路,以时钟信号CLK为输入,用于产生两相非交叠时钟;逻辑电路:以两相非交叠时钟为和模式选择信号Vin为输入,用于产生双边泵电路开关管的栅极信号;双边泵电路:以开关管的栅极信号和补偿管的控制信号为输入,用于产生输出电压;负载电流检测电路:以双边泵电路中泵电路飞线电容和输出稳压电容之间的压差为输入,用于产生补偿管的控制信号。本发明能解决负载电流的变化对输出电压的影响,使得输出电压不随负载电流发生较大变化,从而提高输出电压的稳定性和精确性。

    一种高速串行通信中适应可变带宽的时钟数据恢复锁定检测电路

    公开(公告)号:CN108880534A

    公开(公告)日:2018-11-23

    申请号:CN201810592414.6

    申请日:2018-06-11

    Applicant: 清华大学

    Abstract: 本发明属于集成电路设计技术领域,为高速串行通信中适应可变带宽的时钟数据恢复锁定检测电路,滤波器输出的超前/滞后信号分别输入至两组移位寄存器,并作为相互的复位信号。将两组移位寄存器的输出进行或非逻辑,即得到CDR_LOCK信号。对于不同带宽的滤波器,本发明CDR锁定检测电路自动调整锁定检测电路中移位寄存器的分辨率,既能够避免当CDR锁定检测电路中的移位寄存器位数较少时,CDR已经锁定,early和late交替出现的个数却超出CDR锁定检测电路所设定的阈值,导致CDR_LOCK信号不能稳定在高电平的情况,又可以解决当移位寄存器位数较多时,无论CDR是否锁定都会输出高电平的问题,提高了CDR锁定检测电路的准确性,PCS端也能够获得正确的CDR_LOCK指示信号。

    一种高PSRR低压差线性稳压器

    公开(公告)号:CN107544606A

    公开(公告)日:2018-01-05

    申请号:CN201710966656.2

    申请日:2017-10-17

    Applicant: 清华大学

    Abstract: 本发明涉及一种低压差线性稳压器,属于集成电路设计领域。低压差线性稳压器采用模拟模块与数字模块混合控制模式,并在数字模块中增加电压跟随器,使低压差线性稳压器输出端电压纹波能够跟随其输入端电压纹波的变化,这种纹波耦合的电路结构,使得低压差线性稳压器的高频纹波分量得到抑制,从而提高了电路的高频电源电压抑制比。

    一种采用模拟电路补偿电容的低压差线性稳压器

    公开(公告)号:CN106774588B

    公开(公告)日:2017-12-19

    申请号:CN201611104762.1

    申请日:2016-12-05

    Applicant: 清华大学

    Abstract: 模拟低压差线性稳压器为闭环负反馈结构,可以在调整管的输入和输出之间加入密勒补偿电路保证环路的稳定性,然而在不同负载下,调整管的工作状态会发生改变,使得密勒等效到调整管输入端的电容值发生改变,因而环路主极点的大小跟着发生改变,最终影响环路的稳定性;本发明提供了一种采用模拟电路补偿电容的低压差线性稳压器,在使用密勒补偿的低压差线性稳压器电路中,利用电压检测电路检测调整管栅极的电压,判断调整管的工作状态,根据不同工作状态下调整管栅极的等效电容,通过电容补偿电路调整不同工作状态下调整管栅极节点电容的大小,使其基本不变,减小节点等效电容的变化,进而保证主极点频率的稳定。

    一种高速串行接口发射机
    19.
    发明授权

    公开(公告)号:CN104333524B

    公开(公告)日:2017-07-07

    申请号:CN201410641518.3

    申请日:2014-11-13

    Applicant: 清华大学

    CPC classification number: Y02D50/10

    Abstract: 一种新型的高速串行接口发射机,包括合路器和电压模驱动器,同时还包括前馈均衡器和反馈均衡器,所述前馈均衡器集成于电压模驱动器中,输入端连接合路器输出的高速码流串行数据,并能对输出阻抗和均衡系数进行独立调节,所述反馈均衡器包括均连接在电压模驱动器输出端的低通滤波器和跨导级电路,其中所述低通滤波器对电压模驱动器输出的高速数据码流的低频成分进行提取,所述跨导级同时连接所述低通滤波器输出,其将所述低通滤波器的输出电压转化为电流,并将该电流与所述电压模驱动器的输出电流进行求和,本发明采用了前馈均衡与反馈均衡结合,使得趋肤效应衰减和介质损耗衰减分别通过反馈和前馈进行补偿,同时得到均衡,并大大减小了发射机的功耗。

    一种高速电流模逻辑驱动器

    公开(公告)号:CN106788394A

    公开(公告)日:2017-05-31

    申请号:CN201611104760.2

    申请日:2016-12-05

    Applicant: 清华大学

    Abstract: 一种高速电流模逻辑驱动器,包括偏置电流源和差分输入对管,差分输入信号为vin1和vin2,差分输出信号为vout1和vout2,其在输入vin1和输出vout2之间设置并联的LFCF电路,在输入vin2和输出vout1之间设置并联的LFCF电路,本发明差分驱动器在交叉的输入、输出之间增加了并联LC网络,并联LC网络产生谐振,从而提高了驱动器的带宽,使得驱动器能输出高速率的数据,有效提高驱动器的工作速度。

Patent Agency Ranking