-
公开(公告)号:CN105471848A
公开(公告)日:2016-04-06
申请号:CN201510789678.7
申请日:2015-11-17
Applicant: 无锡江南计算技术研究所
IPC: H04L29/06
CPC classification number: H04L63/16 , H04L63/0236 , H04L63/0428
Abstract: 本发明提供了一种以太网控制器安全增强设计方法。在加解密模式下,使得以太网控制器执行下述操作:通过AMBA总线接口模块与外部主机系统进行控制流和数据流通信;通过DMA引擎模块分别实现发送和接收方向用于不同总线访问配置的数据的传输;通过协议过滤封装模块分别对发送和接收方向的以太网帧数据进行解析和过滤,将需要加解密的链路层或者网络层协议数据发往数据加解密模块,并对返回的数据重新封装;通过数据加解密模块采用硬件算法处理数据;通过MAC事务模块发送和接收数据缓冲;通过PHY接口模块与外部PHY芯片进行数据通信。
-
公开(公告)号:CN105373663A
公开(公告)日:2016-03-02
申请号:CN201510790736.8
申请日:2015-11-17
Applicant: 无锡江南计算技术研究所
IPC: G06F17/50
CPC classification number: G06F17/5068
Abstract: 本发明提供了一种带条目占用指示的异步缓冲实现方法,包括:提供一个通用异步缓冲;然后在所述异步缓冲的设计中增加一个输出端口,用于输出一个基于读时钟域的缓冲已占用条目的指针;异步接口的读方根据所述指针的值判断异步缓冲中已经写进的条目的数量;异步接口的读方基于异步缓冲中已经写进的条目的数量,可根据需要,动态地设定存储转发阈值。
-
公开(公告)号:CN102053818B
公开(公告)日:2014-07-02
申请号:CN200910198355.5
申请日:2009-11-05
Applicant: 无锡江南计算技术研究所
IPC: G06F9/38
Abstract: 一种分支预测方法及装置、处理器。所述分支预测方法包括:在取指的同时,以指令地址中的j位地址数据索引其历史模式,获得对应的k位历史模式数据;将指令的j位地址数据中的i位地址数据和k位历史模式数据进行异或运算获得n位运算结果;以n位运算结果索引所述指令在所述历史模式下的历史信息;以索引获得的历史信息数据对所述指令的下一个取指地址进行预测。所述分支预测方法及装置、处理器解决例如GAs、Gshare实现对不依赖统一历史模式而只依赖自身历史模式的情况预测不准的问题,也无需如GAs、PAs实现需要庞大的饱和计数器阵列来保存历史信息,节省了硬件开销及访问延时。
-
公开(公告)号:CN105354167B
公开(公告)日:2018-01-19
申请号:CN201510790131.9
申请日:2015-11-17
Applicant: 无锡江南计算技术研究所
IPC: G06F13/42
Abstract: 本发明提供了一种PCI桥次级总线复位的缓冲排空方法,包括:在PCI桥收到上层系统的PCI桥次级总线复位命令后,使得PCI桥次级总线端的所有逻辑复位,使得PCI桥的PCI配置寄存器中的三级总线寄存器不复位,而且使得该三级总线寄存器只接收系统上电复位控制,同时使得PCI桥的CPL请求接收缓冲只接收上电复位控制,并且使得PCI桥次级总线端的接收向量仲裁器在复位期间不仲裁任何请求。
-
公开(公告)号:CN105354167A
公开(公告)日:2016-02-24
申请号:CN201510790131.9
申请日:2015-11-17
Applicant: 无锡江南计算技术研究所
IPC: G06F13/42
CPC classification number: G06F13/4221 , G06F2213/0024
Abstract: 本发明提供了一种PCI桥次级总线复位的缓冲排空方法,包括:在PCI桥收到上层系统的PCI桥次级总线复位命令后,使得PCI桥次级总线端的所有逻辑复位,使得PCI桥的PCI配置寄存器中的三级总线寄存器不复位,而且使得该三级总线寄存器只接收系统上电复位控制,同时使得PCI桥的CPL请求接收缓冲只接收上电复位控制,并且使得PCI桥次级总线端的接收向量仲裁器在复位期间不仲裁任何请求。
-
公开(公告)号:CN102857518A
公开(公告)日:2013-01-02
申请号:CN201210372405.9
申请日:2012-09-28
Applicant: 无锡江南计算技术研究所
Abstract: 本发明提供了一种PCIE设备之间的PIPE接口直接连接方法和系统。根据本发明的PCIE设备之间的PIPE接口直接连接方法包括:将第一PCIE设备和第二PCIE设备通过PIPE直连控制模块连接;其中所述第一PCIE设备和所述第二PCIE设备均通过除了与物理编码子层PCS和物理媒介适配层PMA的物理特性相关的三个信号之外的标准PIPE2.0协议来与所述PIPE直连控制模块进行信号连接。所述PIPE直连控制模块通过控制逻辑向所述第一PCIE设备和所述第二PCIE设备提供控制信号,所述控制信号与物理编码子层和物理媒介适配层给介质访问控制层的控制信号完全相同。
-
公开(公告)号:CN105426793B
公开(公告)日:2018-02-06
申请号:CN201510788566.X
申请日:2015-11-17
Applicant: 无锡江南计算技术研究所
IPC: G06F21/85
Abstract: 本发明提供了一种多端口设备控制器加解密调度控制方法。使用具有第一主接口和第二主接口以及第一从接口和第二从接口的局部总线作为设备控制器与主机之间的数据路由开关设备;而且,针对每个端口配置的普通模式和加密模式来分别配置数据传输请求的不同的总线请求路由。使得端口的普通模式下的数据传输请求仅从局部总线的第一主接口发出,并且固定路由到局部总线的第一从接口。使得端口的加密模式下的从局部总线的第一主接口发出的数据传输请求经过加密逻辑路由到局部总线的第二从接口;使得端口的加密模式下的从局部总线的第二主接口发出的数据传输请求经过加密逻辑路由到局部总线的第一从接口。
-
公开(公告)号:CN105426793A
公开(公告)日:2016-03-23
申请号:CN201510788566.X
申请日:2015-11-17
Applicant: 无锡江南计算技术研究所
IPC: G06F21/85
CPC classification number: G06F21/85 , G06F2221/2125
Abstract: 本发明提供了一种多端口设备控制器加解密调度控制方法。使用具有第一主接口和第二主接口以及第一从接口和第二从接口的局部总线作为设备控制器与主机之间的数据路由开关设备;而且,针对每个端口配置的普通模式和加密模式来分别配置数据传输请求的不同的总线请求路由。使得端口的普通模式下的数据传输请求仅从局部总线的第一主接口发出,并且固定路由到局部总线的第一从接口。使得端口的加密模式下的从局部总线的第一主接口发出的数据传输请求经过加密逻辑路由到局部总线的第二从接口;使得端口的加密模式下的从局部总线的第二主接口发出的数据传输请求经过加密逻辑路由到局部总线的第一从接口。
-
公开(公告)号:CN105389275A
公开(公告)日:2016-03-09
申请号:CN201510790581.8
申请日:2015-11-17
Applicant: 无锡江南计算技术研究所
IPC: G06F13/28 , G06F13/364 , G06F13/24
CPC classification number: G06F13/28 , G06F13/24 , G06F13/364 , G06F2213/0024
Abstract: 本发明提供了一种基于AMBA架构的虚拟PCIe-PCI桥接系统,包括:配置读写模块、中断模块、IO请求模块、IO响应模块、DMA请求模块、DMA响应模块、AMBA路由表模块以及PCIe-PCI桥接口模块。
-
-
-
-
-
-
-
-