-
公开(公告)号:CN112886951B
公开(公告)日:2023-08-04
申请号:CN202110055998.5
申请日:2021-01-15
Applicant: 西安微电子技术研究所
IPC: H03K5/1252 , G04G7/00
Abstract: 本发明公开了一种高精度守时设备的多时钟源无缝切换电路及方法,属于高精度守时设备领域。本发明的高精度守时设备的多时钟源无缝切换电路及方法,通过时钟监测模块、校时及守时控制、时钟切换及输出控制模块的协同工作,将守时设备中的所有时钟均执行守时操作,同时每个时钟均与其接入的本地时钟源实时进行频率校准同步,能够在某一个或多个时钟出现工作异常时,实现时钟异常自动检测并自动无缝切换时钟和同步时间信号。本发明的切换方法能够实现本地时钟源的无缝切换,不会造成秒脉冲的丢失同时最大限度的保证守时设备的守时精度。
-
公开(公告)号:CN108897696A
公开(公告)日:2018-11-27
申请号:CN201810622242.2
申请日:2018-06-15
Applicant: 西安微电子技术研究所
IPC: G06F12/02
Abstract: 本发明公开了一种基于DDRx存储器的大容量FIFO控制器,将存储器封装一个或多个异步FIFO控制模块,且异步FIFO控制模块通过存储器接口时序控制模块与存储器连接;所述异步FIFO控制模块包括:写端口同步模块、读端口同步模块、写端口访问请求模块、读端口访问请求模块、读写指针管理模块和端口调度轮询模块。将存储器封装为异步FIFO控制器接口,在使用存储器作为先入先出数据缓存时,在保证具有存储器大容量空间、高带宽特性的同时,将应用接口简化。
-
公开(公告)号:CN108897696B
公开(公告)日:2022-11-29
申请号:CN201810622242.2
申请日:2018-06-15
Applicant: 西安微电子技术研究所
IPC: G06F12/02
Abstract: 本发明公开了一种基于DDRx存储器的大容量FIFO控制器,将存储器封装一个或多个异步FIFO控制模块,且异步FIFO控制模块通过存储器接口时序控制模块与存储器连接;所述异步FIFO控制模块包括:写端口同步模块、读端口同步模块、写端口访问请求模块、读端口访问请求模块、读写指针管理模块和端口调度轮询模块。将存储器封装为异步FIFO控制器接口,在使用存储器作为先入先出数据缓存时,在保证具有存储器大容量空间、高带宽特性的同时,将应用接口简化。
-
公开(公告)号:CN119030371A
公开(公告)日:2024-11-26
申请号:CN202411202861.8
申请日:2024-08-29
Applicant: 西安微电子技术研究所
IPC: H02P5/46
Abstract: 本发明涉及电机控制技术领域,具体为一种多电机的实时控制方法及相关设备,该方法包括在FLASH中对电机关键控制参数进行AB双区备份,并对AB双区的电机关键控制参数进行校验,根据校验结果恢复AB双区的电机关键控制参数;将恢复后的AB双区的电机关键控制参数进行初始化,基于AB双区的电机关键控制参数配置至多电机的驱动模块内,基于电流‑速度双闭环方式对多电机进行实时控制,有效的实现了多个电机同时运转且互相无干扰。
-
公开(公告)号:CN112886951A
公开(公告)日:2021-06-01
申请号:CN202110055998.5
申请日:2021-01-15
Applicant: 西安微电子技术研究所
IPC: H03K5/1252 , G04G7/00
Abstract: 本发明公开了一种高精度守时设备的多时钟源无缝切换电路及方法,属于高精度守时设备领域。本发明的高精度守时设备的多时钟源无缝切换电路及方法,通过时钟监测模块、校时及守时控制、时钟切换及输出控制模块的协同工作,将守时设备中的所有时钟均执行守时操作,同时每个时钟均与其接入的本地时钟源实时进行频率校准同步,能够在某一个或多个时钟出现工作异常时,实现时钟异常自动检测并自动无缝切换时钟和同步时间信号。本发明的切换方法能够实现本地时钟源的无缝切换,不会造成秒脉冲的丢失同时最大限度的保证守时设备的守时精度。
-
公开(公告)号:CN109445330A
公开(公告)日:2019-03-08
申请号:CN201811230320.0
申请日:2018-10-22
Applicant: 西安微电子技术研究所
IPC: G05B19/042
Abstract: 本发明提供一种基于光接口的万兆高精度时钟同步交换模块及交换方法,SFP光纤接口模块与FPGA交换控制和管理模块连接,用于实现物理层的数据转换;高精度时钟模块用于向FPGA交换控制和管理模块提供高精度时钟,该高精度时钟作为交换控制器执行时间触发网络数据交换的时基;交换控制器和TTE数据链路层控制器用于处理时间触发网络数据和标准网络数据的交换工作;DDR3缓存模块用于缓存交换控制器内部的标准网络数据信息。对于时间触发网络数据执行直接转发交换,对于标准网络数据执行存储转发交换。本发明可实现亚微秒级别的时钟同步,接口使用高速光模块,将接口带宽扩展到10Gbps。
-
-
-
-
-