一种用于自定义高速接口与以太网交互的路由控制系统

    公开(公告)号:CN109905321B

    公开(公告)日:2021-01-05

    申请号:CN201910112954.4

    申请日:2019-02-13

    Abstract: 本发明公开了一种用于自定义高速接口与以太网交互的路由控制系统,包括业务代码识别检测模块、以太网发送控制模块、以太网接收控制模块、路由配置模块、若干自定义高速通道数据接收控制模块、若干高速数据发送缓存FIFO、若干路由信息缓存FIFO、若干高速数据接收缓存FIFO以及若干自定义高速通道数据发送控制模块;本发明自定义协议光数据采用业务号作为路由信息载体,减少了路由信息载体长度,提高了带宽利用率,提高了路由信息解析的效率,减少了数据转发延迟时间,可支持多通道多业务的数据路由转发;采用软件定义的方式进行相关路由信息的配置,配置信息灵活可变,特别适用于后期增加业务的场景,无需再次设计软硬件,简化了设计开发流程,缩短设计开发周期。

    一种用于远程视频传输系统及视频分辨率自适应方法

    公开(公告)号:CN111698388A

    公开(公告)日:2020-09-22

    申请号:CN202010567574.2

    申请日:2020-06-19

    Inventor: 卢飞 张晓琳

    Abstract: 本发明公开了一种用于远程视频传输系统及视频分辨率自适应方法,属于视频处理、远程显示领域,利用发送端对输入视频的分辨率进行自学习,将分辨率、帧频和视频数据进行统一编码,发送至接收端,为接收端提供统一编码序列,接收端通过对接收到的数据进行解码,为视频显示提供基础,利用像素时钟动态生成模块对分辨率信息进行自适应,根据解码后获取的分辨率信息动态产生像素时钟,产生标准视频时序,将有效数据进行显示,有效解决源端视频和目标显示器分辨率信息不同步的问题,能够实现远程视频传输视频分辨率自适应,根据发送方的分辨率自动调整接收方的显示方式,结构简单,适应性强。

    一种基于光接口的万兆高精度时钟同步交换模块及交换方法

    公开(公告)号:CN109445330A

    公开(公告)日:2019-03-08

    申请号:CN201811230320.0

    申请日:2018-10-22

    Abstract: 本发明提供一种基于光接口的万兆高精度时钟同步交换模块及交换方法,SFP光纤接口模块与FPGA交换控制和管理模块连接,用于实现物理层的数据转换;高精度时钟模块用于向FPGA交换控制和管理模块提供高精度时钟,该高精度时钟作为交换控制器执行时间触发网络数据交换的时基;交换控制器和TTE数据链路层控制器用于处理时间触发网络数据和标准网络数据的交换工作;DDR3缓存模块用于缓存交换控制器内部的标准网络数据信息。对于时间触发网络数据执行直接转发交换,对于标准网络数据执行存储转发交换。本发明可实现亚微秒级别的时钟同步,接口使用高速光模块,将接口带宽扩展到10Gbps。

    一种面向时间触发网络的时钟动态压缩方法

    公开(公告)号:CN107359952B

    公开(公告)日:2019-02-22

    申请号:CN201710453463.7

    申请日:2017-06-15

    Abstract: 一种面向时间触发网络的时钟动态压缩方法,包括:1)交换控制器对各终端发送的同步帧进行固化运算,还原各同步帧的时钟固化点;将还原后的时钟固化点存储至固化点存储模块,固化点存储模块的固化信息存储区设置存储标识,当存储标识有效时,将标识对应的时钟固化点信息提供给压缩函数,当本地时钟与已存储的第x个固化点相等时,产生第x个固化点时刻的有效脉冲,用于压缩函数的固化点收集;2)在第一个固化点时刻有效脉冲出现后,当前压缩函数开始打开收集窗口,收集固化点;3)压缩函数对收集到的固化点进行排序;4)排序完成后,压缩函数计算出网络的相对时钟偏差,进而计算出网络时钟压缩点。本发明能够有效提高时钟同步的精确度。

    一种面向时间触发网络的交换机时钟同步控制器及控制方法

    公开(公告)号:CN107147465A

    公开(公告)日:2017-09-08

    申请号:CN201710526478.1

    申请日:2017-06-30

    CPC classification number: H04J3/0638 H04J3/0682

    Abstract: 本发明公开了一种面向时间触发网络的交换机时钟同步控制器及控制方法,包括用于还原PCF帧发送顺序的固化模块、用于计算SM时钟偏差平均值的压缩模块和最优压缩点选择模块、用于校正本地时钟并生成新PCF帧的本地时钟模块、用于网络状态检测的团检测模块、用于协调各模块工作的状态机控制模块。其中,固化模块引入标识传输延迟的透明时钟和最大传输延迟还原各个PCF帧的发送顺序及时刻,解决时钟同步的滞后问题;压缩模块采用硬件方式实现三级流水动态压缩算法,提高时钟同步的计算精度与效率;采用成员数最多且最靠近接收窗口结束时刻的压缩点作为最优压缩点,保证网络中处于同步状态的节点都能被检测。

    一种802.1AS的同步高效收敛方法及系统

    公开(公告)号:CN118487693A

    公开(公告)日:2024-08-13

    申请号:CN202410691524.3

    申请日:2024-05-30

    Abstract: 本发明公开了一种802.1AS的同步高效收敛方法及系统,在IEEE802.1AS协议基础上,针对在链路测量过程中存在时钟纠正导致链路测量出错,引发同步震荡的问题提出解决方案。IEEE802.1AS协议定义了中设备分为主时钟设备和从时钟设备,主时钟设备定期产生主时钟信息,从时钟设备接收到主时钟信息后,一方面调整自身时钟,另一方面向其他节点传递修正后的主时钟信息,从而达到全网同步的功能。改进后的同步过程对时钟的修正导致时钟的暂态离散变化不会影响链路测量结果,会加速整网的同步收敛。因此,本发明提出的收敛方法在链路测量或同步报文转发过程中进行时钟纠正,不会导致网络中的时钟同步状态发生波动,避免震荡。

    一种适应于长距离传输的PS2控制器及实现方法

    公开(公告)号:CN110058706B

    公开(公告)日:2022-08-02

    申请号:CN201910318872.5

    申请日:2019-04-19

    Inventor: 张晓琳 卢飞 冯路

    Abstract: 本发明公开了一种适应于长距离传输的PS2控制器及实现方法。该控制器将主设备接口模块封装形成从核控制单元,从设备接口模块封装形成主核控制单元;接口通信状态监测,错误校验,过滤从设备端异常信息;信息编解码及校验,将译码信息、接口状态信息、数据校验信息进行统一编码、传输、解码,保证在传输链路不稳定或较强干扰情况下正常通信。该控制器对上连接主设备,对下连接从设备,实现主从设备接口时序控制,支持标准PS2协议通信,为PS2设备长距离传输提供基础保障。主从控制单元设计模块化,通信数据并行化处理,在一定程度上增强设计可读性及二次开发价值。控制器对通信数据编解码传输,并进行数据校验,增强控制器的稳定性及抗干扰性。

    一种基于FPGA和PS2协议的KVM控制器

    公开(公告)号:CN108874166B

    公开(公告)日:2021-08-03

    申请号:CN201810622259.8

    申请日:2018-06-15

    Inventor: 张晓琳 卢飞

    Abstract: 本发明提供了一种基于FPGA和PS2协议的KVM控制器,包括信号三态处理及顶层接口、操作控制模块、接收模块、发送模块、鼠标应答模块及键盘应答模块、切换控制模块及切换信号监测模块;本发明以集成化、小型化、降低硬件设计复杂度为方向,针对传统控制器在扩展性、兼容性方面的不足。

    一种面向以太网的自适应动态流控制系统及方法

    公开(公告)号:CN109861921A

    公开(公告)日:2019-06-07

    申请号:CN201910054248.9

    申请日:2019-01-21

    Abstract: 本发明公开了一种面向以太网的自适应动态流控制系统及方法,属于数据通信技术领域,包括依次连接的高速协议处理模块、高速数据缓存模块、校验和生成模块、发送控制模块和40G以太网MAC模块,40G以太网MAC模块与对端网络设备连接;其中校验和生成模块包括依次连接的UDP协议包头封装模块、IP协议包头封装模块和乒乓缓存FIFO,乒乓缓存FIFO与发送控制模块连接。通过采用状态监测算法和流控方法,自动确定发送数据的帧长和帧间隔,自适应启动、暂停、结束发送数据填充过程,实现40G以太网发送带宽利用最大化。

Patent Agency Ranking