-
公开(公告)号:CN103037614B
公开(公告)日:2015-10-07
申请号:CN201110300236.3
申请日:2011-09-30
Applicant: 无锡江南计算技术研究所
Abstract: 一种提高高速背板串扰性能的背板及其设计方法,所述设计方法包括:提供印制背板,在所述印制背板上形成多个布线层,对每一层布线层依次形成多个差分信号孔,以及在差分信号孔间布设差分信号线;将多组背板连接器安装到形成有多个布线层的印制背板上,将各背板连接器的针脚通过差分信号孔与差分信号孔对应的差分信号线相连接,将相同端口类型的背板连接器的针脚分配安装至一层或多层布线层上的差分信号线同侧的差分信号孔。本发明的背板及其设计方法,实现了每一层布线层上的顺流布线,保证了每一层布线层上的信号流动方向一致,从而有效地避免了高速信号在同层差分信号线之间的串扰,提高了高速信号的完整性,满足了对高速背板的串扰性能要求。
-
公开(公告)号:CN102915756A
公开(公告)日:2013-02-06
申请号:CN201210380737.1
申请日:2012-10-09
Applicant: 无锡江南计算技术研究所
Abstract: 本发明提供了一种DDR3信号端接结构。存储器控制器DQS差分输入输出缓冲器包括:第一片上端接、以及与第一片上端接相连的第一片输入缓冲和第一片输出缓冲;DDR3存储器DQS差分输入输出缓冲器包括:第二片上端接、以及与第二片上端接相连的第二片输入缓冲和第二片输出缓冲;第一片的输入输出缓冲通过印制线路板走线连接至第二片的输入输出缓冲。上拉电阻的一端连接至第一片输入输出缓冲的DQS_N引脚、另一端连接至输入输出缓冲器的电源电压。下拉电阻的一端连接至第一片的输入输出缓冲的DQS_P引脚、另一端接地。附加电阻的一端连接至第二片的输入输出缓冲器的DQS_P引脚、另一端连接至第二片输入输出缓冲器的DQS_N引脚。
-
公开(公告)号:CN103037614A
公开(公告)日:2013-04-10
申请号:CN201110300236.3
申请日:2011-09-30
Applicant: 无锡江南计算技术研究所
Abstract: 一种提高高速背板串扰性能的背板及其设计方法,所述设计方法包括:提供印制背板,在所述印制背板上形成多个布线层,对每一层布线层依次形成多个差分信号孔,以及在差分信号孔间布设差分信号线;将多组背板连接器安装到形成有多个布线层的印制背板上,将各背板连接器的针脚通过差分信号孔与差分信号孔对应的差分信号线相连接,将相同端口类型的背板连接器的针脚分配安装至一层或多层布线层上的差分信号线同侧的差分信号孔。本发明的背板及其设计方法,实现了每一层布线层上的顺流布线,保证了每一层布线层上的信号流动方向一致,从而有效地避免了高速信号在同层差分信号线之间的串扰,提高了高速信号的完整性,满足了对高速背板的串扰性能要求。
-
公开(公告)号:CN102867100A
公开(公告)日:2013-01-09
申请号:CN201210380056.5
申请日:2012-10-09
Applicant: 无锡江南计算技术研究所
IPC: G06F17/50
Abstract: 本发明提供了一种印制板CAD布局方法。根据本发明的印制板CAD布局方法包括:第一步骤:建立待布局印制板的板框,并加载待布局印制板的线网;第二步骤:对待布局印制板进行布局分析,以便对待布局印制板进行功能模块划分,从而将待布局印制板的布局划分成多个功能模块;第三步骤:判断多个功能模块中是否存在相同功能模块;在第三步骤的判定结果为肯定的情况下,执行第四步骤:针对所述相同功能模块建立复用模块原型,其中,所述复用模块原型在印制板实现了单个相同功能模块的布局;在第四步骤之后执行第五步骤:通过利用所述复用模块原型作为所述相同功能模块的局部布局结构,对待布局印制板进行布局。
-
公开(公告)号:CN102800644A
公开(公告)日:2012-11-28
申请号:CN201210324768.5
申请日:2012-09-05
Applicant: 无锡江南计算技术研究所
IPC: H01L23/498 , H01L23/12 , H01L21/58 , H01L21/60
CPC classification number: H01L2224/49171 , H01L2924/30107 , H01L2924/3011 , H01L2924/00
Abstract: 本发明提供了一种DDR信号布线封装基板以及DDR信号布线封装方法。在芯片上对称放置多个DDR存储控制模块。在芯片之外的区域中,与多个DDR存储控制模块相对应地对称布置多个存储控制信号引脚。利用对称布置的多个DDR信号线将多个DDR存储控制模块之一分别相对应地连接至多个存储控制信号引脚之一。DDR信号布线封装基板包括依次层叠的地平面层、第一介质层、DDR信号层、第二介质层、以及DDR接口电源平面层;其中DDR接口电源平面层和地平面层同时选择作为DDR信号的参考平面层。通过对称布置的多个DDR信号过孔,将多个DDR存储控制模块之一分别相对应地连接至多个存储控制信号引脚之一。参照多个DDR信号过孔的位置相应地对称布置多个地孔。
-
公开(公告)号:CN110705202B
公开(公告)日:2022-11-15
申请号:CN201910849366.9
申请日:2019-11-21
Applicant: 无锡江南计算技术研究所
IPC: G06F30/392
Abstract: 本发明公开了一种面向封装和印制板的系统级电源完整性设计方法,从DC电源压降与AC频域阻抗两个层次,设计封装电源地多孔连接,采用印制板厚铜箔电源地层对,采用封装级低电感滤波电容与印制板级中高容值滤波电容相结合的分级滤波电容配置方法。本发明提高了封装与印制板载流特性,降低了封装与印制板电源分配系统直流压降,本发明有效降低电源分配系统频域阻抗,同时能够减少印制板级低容值滤波电容数量,节约印制板板面布局布线空间。
-
公开(公告)号:CN110677996A
公开(公告)日:2020-01-10
申请号:CN201910866937.X
申请日:2019-09-12
Applicant: 无锡江南计算技术研究所
IPC: H05K3/00
Abstract: 本发明公开了一种基于Allegro软件的隔离盘设计方法及系统。本发明涉及的一种基于Allegro软件的隔离盘设计方法,其特征在于,包括步骤:S11.通过Allegro软件抓取高速差分信号过孔的坐标;S12.检测高速差分信号的不同布线引出层;S13.根据所述抓取的高速差分信号过孔的坐标及检测的不同布线引出层所处的参考层自动绘制相对应的隔离盘图形。本发明在高速、高密背板或插件板的设计中实现了对所需进行阻抗控制的通孔,进行自动坐标抓捕,并根据要求绘制相应的共享隔离盘,自动判别信号线相邻参考平面,并绘制带有符合设计要求的带有信号线保护结构的隔离盘,解决了传统设计方案手工绘制效率低下,易出错的问题。
-
公开(公告)号:CN110677995A
公开(公告)日:2020-01-10
申请号:CN201910859912.7
申请日:2019-09-11
Applicant: 无锡江南计算技术研究所
IPC: H05K3/00
Abstract: 本发明提供一种高速光电混合互连通道阶梯阻抗设计方法,涉及PCB设计技术领域,该方法包括以下步骤:S1:获取光缆内端接阻抗;S2:获取传输通道阻抗差异阈值;S3:确定芯片端接阻抗;S4:确定电互连通道阻抗;S5:确定光互连通道印制线阻抗。本发明一种高速光电混合互连通道阶梯阻抗设计方法综合光缆端接阻抗、芯片端接阻抗、传输通道印制线阻抗、传输通道反射和损耗,分别优化确定电互连通道和光互连通道阻抗,在传输通道允许的反射范围内,可以有效降低电互连通道损耗,延长电互连通道传输距离。
-
公开(公告)号:CN102930080A
公开(公告)日:2013-02-13
申请号:CN201210380057.X
申请日:2012-10-09
Applicant: 无锡江南计算技术研究所
IPC: G06F17/50
Abstract: 本发明提供了一种背板大小孔钻孔数据处理方法以及背板制造方法。根据本发明的背板大小孔钻孔数据处理方法包括:第一步骤:为所有高速差分信号线设置标签参数;第二步骤:查找带标签参数属性关键字的信号线,并分析信号线中是否有压接通孔;第三步骤:确定信号转接层厚是否满足大小孔使用要求;第四步骤:查找有满足大小孔使用要求的通孔,并根据查找结果生成标准PCB生产坐标文件。本发明提供了一种高速背板大小孔钻孔数据处理方法,其使用简便,可以让PCB设计者快速高效的处理大小孔生产数据,免去了其人工编辑钻孔数据的相关缺点,具有高效、准确的优点。
-
公开(公告)号:CN110717308B
公开(公告)日:2022-11-15
申请号:CN201910864145.9
申请日:2019-09-12
Applicant: 无锡江南计算技术研究所
IPC: G06F30/392
Abstract: 本发明提供一种多层级高效率的存储系统可复用设计方法,涉及存储设计技术领域,该方法包括以下步骤:S1:根据ASIC电路访存需求统计,评估存储系统可复用的设计规模;S2:判断是否为芯片研发阶段,若是则将芯片存储部进行对称布局;反之执行S3;S3:判断是否为封装设计阶段,若是则将封装存储部进行对称布局;反之执行S4;S4:判断是否为系统设计阶段,若是则将系统存储部进行对称布局;反之执行S5;S5:通知设计者对ASIC电路进行手动象限布局。本发明一种多层级高效率的存储系统可复用设计方法通过芯片、封装和系统多层级的模块化可复用设计,从多个层级扩大可复用设计范围并统一加速总体设计进度,同时有利于减小未来对SI/PI后仿真分析的需求。
-
-
-
-
-
-
-
-
-