一种基于序列流水线转置RDFxLMS的降噪系统和方法

    公开(公告)号:CN116471512A

    公开(公告)日:2023-07-21

    申请号:CN202310424421.6

    申请日:2023-04-19

    Abstract: 本发明请求保护一种基于序列流水线转置RDFxLMS的降噪系统和方法,其中的FIR滤波器与次级路径采用转置形式,该算法结构中关键路径较短,可以大幅度提高系统的时钟速度。在该算法中,输入信号首先经过FIR滤波器模块滤波,得到滤波器输出。误差计算模块主要由一个转置型FIR滤波器和一个减法器组成,用于计算滤波器输出与期望输出之间的误差信号。权值更新模块根据误差信号和滤波器输入计算出新的权值,并存储在权值存储器中。次级路径模块用来修正LMS算法的误差梯度估计值,从而提高滤波器的收敛性能。根据新的权值和滤波器输入计算出次级路径输出,并将其与主路径输出相加,得到最终的输出信号,次级路径输出信号被用来修正主路径的权值,提高降噪效果。

    一种基于RISC-V指令集的可重构音频降噪加速器及方法

    公开(公告)号:CN116645945A

    公开(公告)日:2023-08-25

    申请号:CN202310512461.6

    申请日:2023-05-08

    Abstract: 本发明请求保护一种基于RISC‑V指令集的可重构音频降噪加速器及方法,属于集成电路技术领域,主要包括:RISC‑V处理器内核、音频降噪协处理器、NICE接口控制。其中RISC‑V处理器内核通过NICE接口控制与音频降噪协处理器相连接,RISC‑V处理器内核、音频降噪协处理器与NICE接口电路控制组成基于RISC‑V指令集的可重构音频降噪加速器。创新点在于RISC‑V指令集的音频降噪加速器采用指令紧耦合连接设计,减少数据搬运所需时间,提升性能并降低功耗;同时加速器电路采用硬件重构思想,用少量的资源实现不同的运算功能,一定程度上减少了资源消耗并缩减加速器所占面积;最后提出一种加法树可选配置电路以平衡面积、资源与性能。

    一种基于FPGA的DF_RDLMS滤波器的设计方法

    公开(公告)号:CN118249785A

    公开(公告)日:2024-06-25

    申请号:CN202410376882.5

    申请日:2024-03-29

    Abstract: 本发明请求保护一种基于FPGA的DF_RDLMS滤波器的设计方法,属于数字信号处理领域,主要包括2个部分:(1)自适应FxLMS滤波器的设计(2)全局稳定方程误差算法的滤波器设计。本发明的创新点在于采用全局稳定方程误差算法来改善自适应FxLMS滤波器的收敛速度和降噪性能,在次级路径突然注入白噪声时,仅需迭代100次即可达到收敛的状态,最大降噪量相比传统的FxLMS算法大18dbA。

    基于RISC-V架构改进的DFxLMS-DANC主动降噪系统及方法

    公开(公告)号:CN116682406A

    公开(公告)日:2023-09-01

    申请号:CN202310569067.6

    申请日:2023-05-19

    Abstract: 本发明请求保护一种基于RISC‑V架构改进的DFxLMS‑DANC主动降噪系统及方法,所述DFxLMS‑DANC算法是用于在自主设计的RISC‑V自定义指令集拓展的音频算法加速器模块上,所述DFxLMS‑DANC算法由扩散滤波x最小均方算法去约束次级路径分布式主动噪声控制系统得到的,优化计算开销。通过根据预期信号与实验信号的能量比来分别调节主控制环节和建模环节的步长因子,来减小二者的误差,在与传统多通道主动噪声控制多误差FxLMS系统相比,DFxLMS‑DANC算法设计在计算乘法和加法的数量分别减少42%和4.6%,提高ANC主动噪声控制系统的计算速度,带来更优秀的降噪反馈能力,拥有降噪性能好、响应速度快和硬件开销更小的优点。

    管道内窥镜
    5.
    外观设计

    公开(公告)号:CN308134581S

    公开(公告)日:2023-07-21

    申请号:CN202330069537.3

    申请日:2023-02-23

    Abstract: 1.本外观设计产品的名称:管道内窥镜。
    2.本外观设计产品的用途:探头伸进管道内,返回声信号检测管道是否存在裂纹、凸起等。
    3.本外观设计产品的设计要点:在于形状。
    4.最能表明设计要点的图片或照片:立体图。

Patent Agency Ranking