一种基于FPGA的DF_RDLMS滤波器的设计方法

    公开(公告)号:CN118249785A

    公开(公告)日:2024-06-25

    申请号:CN202410376882.5

    申请日:2024-03-29

    Abstract: 本发明请求保护一种基于FPGA的DF_RDLMS滤波器的设计方法,属于数字信号处理领域,主要包括2个部分:(1)自适应FxLMS滤波器的设计(2)全局稳定方程误差算法的滤波器设计。本发明的创新点在于采用全局稳定方程误差算法来改善自适应FxLMS滤波器的收敛速度和降噪性能,在次级路径突然注入白噪声时,仅需迭代100次即可达到收敛的状态,最大降噪量相比传统的FxLMS算法大18dbA。

Patent Agency Ranking