-
公开(公告)号:CN113965220A
公开(公告)日:2022-01-21
申请号:CN202111159171.5
申请日:2021-09-30
Applicant: 西南电子技术研究所(中国电子科技集团公司第十研究所)
IPC: H04B1/40
Abstract: 本发明公开的一种射频终端通用接口处理装置,通用化程度高、功能区域划分合理、可扩展性强。本发明通过下述技术方案实现:刚挠板通过带卡扣的磁吸连接器结合高速信号处理主板和接口处理副板,完成主板与副板的接口连接;接口处理副板完成模块接口处理和状态检测,以及高速接口转换电路、低速接口转换电路和检测电路的检测,高速数据处理电路采用外挂DDR和FPGA及外挂存储器SDRAM的DSP,通过外部存储器接口EMIF接口相连交互式架构,FPGA接收解析处理遥测数据,实时处理的数据通过外部存储器接口EMIF送入DSP,再通过EMIF返回给FPGA,FPGA完成对各接口控制管理,同时监控和上报射频终端工作状态。
-
公开(公告)号:CN113948879B
公开(公告)日:2023-08-08
申请号:CN202111157118.1
申请日:2021-09-30
Applicant: 西南电子技术研究所(中国电子科技集团公司第十研究所)
Abstract: 本发明公开的一种模块化相控阵天线装置,可维修性好、更换成本低,故障检测率高。本发明通过下述技术方案实现:插装母板通过多层PCB实现每个最小模块单元所需的电源网络、馈电网络、波控网络的均匀分布,为最小模块单元工作提供所需电源和控制信号;每个最小模块单元的4个移相器芯片以SMP连接器为直角坐标系的原点,沿X轴方向的距离dx和沿Y轴方向的距离dy分隔,并且每片移相器芯片集成了实现收发信号相位控制功能的4路6位数控移相、威尔金森功分器、放大器和24位串并转换驱动器;波控母板上的波控电路实现收发信号的幅相控制,校准电路根据每个通道的差异性实现幅相校准,电源电路给波控母板以及最小模块单元提供所需工作电源。
-
公开(公告)号:CN113759777A
公开(公告)日:2021-12-07
申请号:CN202111011097.2
申请日:2021-08-31
Applicant: 西南电子技术研究所(中国电子科技集团公司第十研究所)
IPC: G05B19/042 , H01Q21/00
Abstract: 本发明公开的一种相控阵天线波束控制方法,实现方式简单,计算速度快,运行效率高。本发明通过下述技术方案实现:FPGA根据数字自适应波束形成的原理和数学模型,对多路路输入的相控阵天线相位θ和俯仰角φ前端信号进行三角函数计算,将计算结果送入两路并行连接的串联乘法器,第一路乘法器1相乘得到的sin(θ)*COS(φ)的值通过乘法器4进行复乘;第二路乘法器2通过乘法器5进行相乘,乘法器4、5同时通过加法器将各分量相乘结果累加,同时相控阵天线终端传递过来的频率字f通过乘法器3进行运算,乘法器6将加法器相加的结果与乘法器3输出360/λ的值相乘后对360进行求余,再通过四舍五及求余模块得到相应的波控码。
-
公开(公告)号:CN112187269A
公开(公告)日:2021-01-05
申请号:CN202011042969.7
申请日:2020-09-28
Applicant: 西南电子技术研究所(中国电子科技集团公司第十研究所)
IPC: H03M1/12
Abstract: 本发明公开的一种可变速率模数AD高速采样电路,涉及高速数传接收机等领域。本发明通过下述技术方案实现:在两个双通道高速AD芯片之间相连时钟分配器和顺次通过时钟分配器串联的比较器、变压器、滤波器和DDS芯片,双通道高速模数AD芯片在时钟的上升沿完成采样,采用直接二进制码输出12位的转换数据信号,将输出的模数转换结果的I/Q基带信号输出至FPGA,FPGA根据需求实时将频率字控制写信号更新后送入DDS芯片,产生相位连续可变的参考时钟,时钟分配器将数字时钟转换为多路时钟提供给双通道高速AD芯片,对模拟信号进行采样,经D/A转换成4路数字基带信号IA、IB、QA、QB,并将采样数据送入FPGA进行解调。
-
公开(公告)号:CN113759777B
公开(公告)日:2023-12-05
申请号:CN202111011097.2
申请日:2021-08-31
Applicant: 西南电子技术研究所(中国电子科技集团公司第十研究所)
IPC: G05B19/042 , H01Q21/00
Abstract: 本发明公开的一种相控阵天线波束控制方法,实现方式简单,计算速度快,运行效率高。本发明通过下述技术方案实现:FPGA根据数字自适应波束形成的原理和数学模型,对多路路输入的相控阵天线相位θ和俯仰角φ前端信号进行三角函数计算,将计算结果送入两路并行连接的串联乘法器,第一路乘法器1相乘得到的sin(θ)*COS(φ)的值通过乘法器4进行复乘;第二路乘法器2通过乘法器5进行相乘,乘法器4、5同时通过加法器将各分量相乘结果累加,同时相控阵天线终端传递过来的频率字f通过乘法器3进行运算,乘法器6将加法器相加的结果与乘法器3输出360/λ的值相乘后对360进行求余,再通过四舍五及求余模块得到相应的波控码。
-
公开(公告)号:CN113965220B
公开(公告)日:2023-06-02
申请号:CN202111159171.5
申请日:2021-09-30
Applicant: 西南电子技术研究所(中国电子科技集团公司第十研究所)
IPC: H04B1/40
Abstract: 本发明公开的一种射频终端通用接口处理装置,通用化程度高、功能区域划分合理、可扩展性强。本发明通过下述技术方案实现:刚挠板通过带卡扣的磁吸连接器结合高速信号处理主板和接口处理副板,完成主板与副板的接口连接;接口处理副板完成模块接口处理和状态检测,以及高速接口转换电路、低速接口转换电路和检测电路的检测,高速数据处理电路采用外挂DDR和FPGA及外挂存储器SDRAM的DSP,通过外部存储器接口EMIF接口相连交互式架构,FPGA接收解析处理遥测数据,实时处理的数据通过外部存储器接口EMIF送入DSP,再通过EMIF返回给FPGA,FPGA完成对各接口控制管理,同时监控和上报射频终端工作状态。
-
公开(公告)号:CN113948879A
公开(公告)日:2022-01-18
申请号:CN202111157118.1
申请日:2021-09-30
Applicant: 西南电子技术研究所(中国电子科技集团公司第十研究所)
Abstract: 本发明公开的一种模块化相控阵天线装置,可维修性好、更换成本低,故障检测率高。本发明通过下述技术方案实现:插装母板通过多层PCB实现每个最小模块单元所需的电源网络、馈电网络、波控网络的均匀分布,为最小模块单元工作提供所需电源和控制信号;每个最小模块单元的4个移相器芯片以SMP连接器为直角坐标系的原点,沿X轴方向的距离dx和沿Y轴方向的距离dy分隔,并且每片移相器芯片集成了实现收发信号相位控制功能的4路6位数控移相、威尔金森功分器、放大器和24位串并转换驱动器;波控母板上的波控电路实现收发信号的幅相控制,校准电路根据每个通道的差异性实现幅相校准,电源电路给波控母板以及最小模块单元提供所需工作电源。
-
公开(公告)号:CN112187269B
公开(公告)日:2023-02-28
申请号:CN202011042969.7
申请日:2020-09-28
Applicant: 西南电子技术研究所(中国电子科技集团公司第十研究所)
IPC: H03M1/12
Abstract: 本发明公开的一种可变速率模数AD高速采样电路,涉及高速数传接收机等领域。本发明通过下述技术方案实现:在两个双通道高速AD芯片之间相连时钟分配器和顺次通过时钟分配器串联的比较器、变压器、滤波器和DDS芯片,双通道高速模数AD芯片在时钟的上升沿完成采样,采用直接二进制码输出12位的转换数据信号,将输出的模数转换结果的I/Q基带信号输出至FPGA,FPGA根据需求实时将频率字控制写信号更新后送入DDS芯片,产生相位连续可变的参考时钟,时钟分配器将数字时钟转换为多路时钟提供给双通道高速AD芯片,对模拟信号进行采样,经D/A转换成4路数字基带信号IA、IB、QA、QB,并将采样数据送入FPGA进行解调。
-
-
-
-
-
-
-