-
公开(公告)号:CN107646133A
公开(公告)日:2018-01-30
申请号:CN201680031307.5
申请日:2016-04-26
Applicant: 硅存储技术公司
CPC classification number: G11C16/30 , G11C5/14 , G11C8/10 , G11C16/08 , G11C16/10 , G11C16/28 , G11C16/32 , G11C29/14 , G11C2207/2227
Abstract: 本发明涉及一种用于闪存存储器系统中的低功率操作的电路和方法。在选择解码电路路径的所公开实施方案中,在省电或关闭模式期间使用上拉电路和下拉电路在某些输出节点处保存值,从而允许主电源关闭,同时仍然保持所述值。
-
公开(公告)号:CN114724610A
公开(公告)日:2022-07-08
申请号:CN202210427606.8
申请日:2016-04-26
Applicant: 硅存储技术公司
Abstract: 本发明涉及一种用于闪存存储器系统中的低功率操作的电路和方法。在选择解码电路路径的所公开实施方案中,在省电或关闭模式期间使用上拉电路和下拉电路在某些输出节点处保存值,从而允许主电源关闭,同时仍然保持所述值。
-
公开(公告)号:CN107646133B
公开(公告)日:2022-04-29
申请号:CN201680031307.5
申请日:2016-04-26
Applicant: 硅存储技术公司
Abstract: 本发明涉及一种用于闪存存储器系统中的低功率操作的电路和方法。在选择解码电路路径的所公开实施方案中,在省电或关闭模式期间使用上拉电路和下拉电路在某些输出节点处保存值,从而允许主电源关闭,同时仍然保持所述值。
-
-