一种流水线SAR ADC的比较器失调电压校正方法

    公开(公告)号:CN116545443A

    公开(公告)日:2023-08-04

    申请号:CN202310496659.X

    申请日:2023-05-05

    Abstract: 本发明涉及模拟数字转换领域,具体涉及一种流水线SAR ADC的比较器失调电压校正方法。本发明针对子ADC为环路展开结构的N级流水线SARADC,首先通过比较器失调电压后台校正模块接收每级子ADC的输出码字;然后基于ADC的输出码字判断出具体某一级子ADC中的某一级比较器存在的失调电压以及失调电压的极性;并且在模拟域对该比较器的阈值进行比较器失调电压的实时补偿校正。本发明比较器失调电压的检测和校正完全工作在数字后台,通过数字域输出的两组Z‑bit码字对比较器阈值进行补偿,对第1级SARADC到第N‑1级SARADC的比较器失调电压同时进行校正,不会影响ADC的正常转换周期,有效解决了由于比较器失调电压导致整体ADC线性度低的问题。

    一种动态SAR ADC电容阵列结构
    2.
    发明公开

    公开(公告)号:CN117176150A

    公开(公告)日:2023-12-05

    申请号:CN202311123552.7

    申请日:2023-09-01

    Abstract: 本发明属于模拟集成电路技术领域,具体为一种动态SAR ADC电容阵列结构。本发明将最高位电容和终端电容外的电容设置为分裂电容,其中次高位电容均匀分裂,其余分裂电容不均匀分裂。在量化过程中只对分裂电容中的一个电容进行上切或下切(不均匀分裂的电容,将较小电容进行上切或者下切),另一个电容下极板仍保持接共模电压Vcm;在CDAC建立完成之后两个电容下极板均被浮空,通过在量化过程中不断浮空高位电容下极板的方式,连续减少下极板进行有源切换的电容的个数,下极板已经被浮空的电容两端的电压差不发生变化,电容不再抽取或泄放电荷,于是不再贡献动态功耗,在不影响其功能和性能的前提下,ADC的切换功耗显著降低。

    一种采用双比较器的高速SAR ADC
    3.
    发明公开

    公开(公告)号:CN116961665A

    公开(公告)日:2023-10-27

    申请号:CN202310758217.8

    申请日:2023-06-26

    Abstract: 本发明属于模数混合集成电路技术领域,具体为一种采用双比较器的高速SAR ADC。本发明在SAR ADC的转换过程中,通过两个比较器交替工作对电容阵列上极板电压进行比较;在完成比较之后,开关控制逻辑直接根据比较结果进行开关切换,使得SAR Logic中对比较器比较结果的锁存操作与电容下极板开关切换操作并行进行。本发明可以保证SAR ADC在量化每一位时,有且仅有一个开关控制模块接受比较器的比较结果,保证开关切换的正确性;并且SAR Logic中的移位存储操作与开关切换操作并行进行,从而使得SAR ADC的环路延时仅为比较器的比较时间tcomparator、开关切换时间tsw和电容阵列建立时间tcdac,大大提高了SAR ADC的工作速度。

Patent Agency Ranking