快速锁定的延迟锁相环
    1.
    发明授权

    公开(公告)号:CN103312317B

    公开(公告)日:2016-01-20

    申请号:CN201310236138.7

    申请日:2013-06-14

    Abstract: 本发明涉及微电子技术。本发明解决了现有实现延迟锁相环快速锁定的方法需要增加充(放)电支路,导致电荷泵电路相对复杂,且引入多余噪声的问题,提供了一种快速锁定的延迟锁相环,其技术方案可概括为:快速锁定的延迟锁相环,包括参考时钟输入端、鉴相器、电荷泵、低通滤波器及电压控制延迟线,电压控制延迟线包括反馈时钟输出端,其特征在于,还包括锁定检测电路,所述锁定检测电路与参考时钟输入端连接,并与反馈时钟输出端连接,向电荷泵输出预置信号。本发明的有益效果是,在不增加电荷泵的电路复杂度的情况下,实现快速锁定的延迟锁相环,不会引入多余噪声,适用于延迟锁相环。

    一种基于压缩与激励神经网络的场景文本识别方法

    公开(公告)号:CN116110055A

    公开(公告)日:2023-05-12

    申请号:CN202211610577.5

    申请日:2022-12-12

    Abstract: 本发明公开一种基于压缩与激励神经网络的场景文本识别方法。该方法通过在输入层对包含文字的自然场景图像进行预处理得到文本块图像,然后通过压缩与激励神经网络组成的特征提取层对文本块图像进行特征提取,然后把提取到的特征图经过特征变换为多个特征序列,此时每个特征序列对应原始图像一个感受野,再把特征序列送入时序信息学习层,时序信息学习层使用双层双向门控循环神经网络提取特征图时序信息,最后使用连接时间分类网络CTC进行转录翻译得到预测文本。本发明不仅识别准确度高,并且模型的尺寸小,可移植和可应用性高,也具有很好的泛化能力。

    多相时钟发生器实现高分辨率的方法

    公开(公告)号:CN104135282A

    公开(公告)日:2014-11-05

    申请号:CN201410290349.3

    申请日:2014-06-25

    Abstract: 本发明涉及一种基于延迟锁相环的高分辨率多相时钟发生器,目的是为了解决现有技术中为实现高分辨率的多相时钟而增加电路设计复杂程度及最大分辨率受工艺限制的问题。本发明的多相时钟发生器实现高分辨率的方法,在传统多相时钟发生器鉴相器工作方法的基础上,调整电荷泵中充电电流大于放电电流,由于低通滤波器对电流的积分,控制电压增大,反馈时钟的延迟时间随之增加,从而使得反馈时钟与参考时钟之间产生相位差,增大放电时间,减小控制电压的变化,锁相环环路经过多次上述负反馈调节后,最终达到锁定状态。通过本发明的方法,锁相环环路在达到锁定状态后可以实现较高的分辨率。本发明适用于基于延迟锁相环的高分辨率多相时钟发生器。

    基于时间数字转换器的采样时钟失配后台校正方法

    公开(公告)号:CN103825612A

    公开(公告)日:2014-05-28

    申请号:CN201410023239.0

    申请日:2014-01-17

    Abstract: 本发明涉及微电子领域中的时钟校正技术,其公开了一种基于时间数字转换器的采样时钟失配后台校正方法,对时间交织模数转换器的采样时钟失配进行后台校正,提高时间交织模数转换器性能。本发明中对时间交织模数转换器的相邻每两相采样时钟做与运算,得到相邻采样时钟的交叠部分波形Ai,采用时域波形宽度放大器对Ai的宽度放大得到Ci,用时间数字转换器对Ci量化得到Di,Di的均值D表征相邻两相时钟理想交叠宽度对应的数字码,通过计算Ei=Di-D获得第i通道采样时钟偏移,最后通过统计Ei,并将统计结果Ti反馈至时钟延时调节单元,从而实现多相采样时钟失配的校正。本发明特别适用于对时间交织模数转换器的采样时钟失配的校正。

    基于小样本知识图谱补全的信息检索优化方法及其系统

    公开(公告)号:CN116955650A

    公开(公告)日:2023-10-27

    申请号:CN202310940713.5

    申请日:2023-07-28

    Abstract: 本发明公开基于小样本知识图谱补全的信息检索优化方法,构造小样本知识图谱补全模型GAKDN,利用门控和角色感知的邻居聚合器有效过滤邻居噪声信息,减少噪音信息在学习实体嵌入时的影响,通过角色识别网络学习实体和邻居关系的深层关联,识别实体在不同小样本关系下的角色;通过知识蒸馏提取小样本关系对应的实体对之间的结构信息,缓解样本表征不足的问题;利用自适应匹配处理器计算正负例查询集与支持集的得分,根据最高得分找到最适合的补全实体。本发明解决了噪声邻域、实体多角色和小样本场景下样本特征学习不足的问题,从而更准确地预测待补全的尾实体,提高小样本场景下知识图谱补全的准确率,以优化知识图谱的信息检索能力。

    时间交织模数转换器通道间采样时间失配的校正方法

    公开(公告)号:CN103746695B

    公开(公告)日:2017-04-19

    申请号:CN201310739587.3

    申请日:2013-12-27

    Abstract: 本发明涉及时间交织模数转换器。本发明针对通道间的采样时间校正困难的问题,提供时间交织模数转换器通道间采样时间失配的校正方法,首先,时间交织模数转换器对正弦信号进行正常转换,产生各通道数字输出;其次,利用各通道数字输出进行泰勒展开式运算,计算出理想的数字输出值;然后,通过做差运算,对相邻通道间理想的数字输出值做差,求得差值;最后,利用差值计算得到各通道的采样时间失配量的准确值,实现采样时间失配的校正。通过使用TIADC相邻通道的数字输出以及相应的微分输出来近似理想数字输出,求得理想数字输出间的差量,再求得各通道的采样时间失配量的准确值,实现采样时间失配的校正。适用于时间交织模数转换器的采样时间失配的校正。

    快速锁定的延迟锁相环
    7.
    发明公开

    公开(公告)号:CN103312317A

    公开(公告)日:2013-09-18

    申请号:CN201310236138.7

    申请日:2013-06-14

    Abstract: 本发明涉及微电子技术。本发明解决了现有实现延迟锁相环快速锁定的方法需要增加充(放)电支路,导致电荷泵电路相对复杂,且引入多余噪声的问题,提供了一种快速锁定的延迟锁相环,其技术方案可概括为:快速锁定的延迟锁相环,包括参考时钟输入端、鉴相器、电荷泵、低通滤波器及电压控制延迟线,电压控制延迟线包括反馈时钟输出端,其特征在于,还包括锁定检测电路,所述锁定检测电路与参考时钟输入端连接,并与反馈时钟输出端连接,向电荷泵输出预置信号。本发明的有益效果是,在不增加电荷泵的电路复杂度的情况下,实现快速锁定的延迟锁相环,不会引入多余噪声,适用于延迟锁相环。

    一种开关电容共模反馈结构

    公开(公告)号:CN102751956A

    公开(公告)日:2012-10-24

    申请号:CN201210271855.9

    申请日:2012-08-02

    Abstract: 本发明公开了一种开关电容共模反馈结构,它属于模拟集成电路技术,特别涉及一种能提高全差分运算放大器输出摆幅,减小共模电压建立时间,提高共模电压精度的开关电容共模反馈结构。该结构包括:一共模检测开关电容电路和一运算放大器电路。本发明的共模检测开关电容电路由四个开关和四个电容构成,可增大全差分运算放大器输出摆幅,检测全差分运算放大器输出共模电压,降低开关电荷注入、时钟馈通以及电容初始固有电荷对共模检测精度的影响。检测到的共模电压与理想共模电压通过运算放大器比较放大后输出共模反馈电流源偏置电压,可以有效减小共模电压建立时间,提高共模电压精度。

    一种开关电容共模反馈结构

    公开(公告)号:CN102751956B

    公开(公告)日:2014-12-24

    申请号:CN201210271855.9

    申请日:2012-08-02

    Abstract: 本发明公开了一种开关电容共模反馈结构,它属于模拟集成电路技术,特别涉及一种能提高全差分运算放大器输出摆幅,减小共模电压建立时间,提高共模电压精度的开关电容共模反馈结构。该结构包括:一共模检测开关电容电路和一运算放大器电路。本发明的共模检测开关电容电路由四个开关和四个电容构成,可增大全差分运算放大器输出摆幅,检测全差分运算放大器输出共模电压,降低开关电荷注入、时钟馈通以及电容初始固有电荷对共模检测精度的影响。检测到的共模电压与理想共模电压通过运算放大器比较放大后输出共模反馈电流源偏置电压,可以有效减小共模电压建立时间,提高共模电压精度。

    采样时间失配的校正方法
    10.
    发明公开

    公开(公告)号:CN103684456A

    公开(公告)日:2014-03-26

    申请号:CN201310646386.9

    申请日:2013-12-04

    Abstract: 本发明涉及采样时间失配的校正方法,包括:a.对时间交织模数转换器各相邻通道的数字输出信号求差的绝对值,并对时间交织模数转换器各相邻通道的数字微分输出信号求和的绝对值,将任一通道的所述差的绝对值与所述和的绝对值求商;b.计算各相邻通道间的采样时间失配:将所述差的绝对值减去所述和的绝对值与所述商的乘积;c.对所有相邻通道间的采样时间失配求平均值后,通过相对误差消除近似误差,并将各通道间的具体采样时间失配量化;d.将所述的相对误差滤波,消除统计误差后,再调节各通道的采样时钟,实现采样时间的负反馈调节。本发明有效消除了多通道时间交织模数转换器的采样时间失配,明显提高了转换器的性能。

Patent Agency Ranking