显示装置
    1.
    发明公开

    公开(公告)号:CN101644865A

    公开(公告)日:2010-02-10

    申请号:CN200910165701.X

    申请日:2009-08-06

    CPC classification number: G02F1/13624 G02F2202/104

    Abstract: 本发明提供一种可以减小降低了截止电流的薄膜晶体管的尺寸的显示装置。本发明提供一种在基板中形成有薄膜晶体管的显示装置,其中,薄膜晶体管被形成为相对于其半导体层隔着栅绝缘膜配置有栅电极、并由以其半导体层的被划分开的各区域作为各自的半导体层的至少第一和第二薄膜晶体管构成,在半导体层中,具备兼作第一薄膜晶体管的漏区和源区的一方以及第二薄膜晶体管的漏区和源区的另一方的公共区,在第一和第二薄膜晶体管各自的半导体层中,在沟道区与漏区之间、及沟道区与源区之间,分别具备掺杂浓度比漏区和源区低的LDD区,栅电极被形成为跨越半导体层的公共区、并至少与第一薄膜晶体管的沟道区和各LDD区、及第二薄膜晶体管的沟道区和各LDD区对置。

    显示装置
    2.
    发明授权

    公开(公告)号:CN101527129B

    公开(公告)日:2013-03-06

    申请号:CN200910008075.3

    申请日:2009-03-03

    CPC classification number: G09G3/3677 G09G3/3688 G09G2310/0286 G11C19/184

    Abstract: 本发明提供一种显示装置,其包括具有移位寄存器电路的驱动电路,上述移位寄存器电路由多级的基本电路构成,上述各基本电路由电路A、电路B、电路C构成,在从前级输入传输数据时,上述电路A从外部输入第一驱动时钟(或者第二驱动时钟)并将其作为本级的移位输出来进行输出,并且向上述电路B传输传输数据,上述电路B向下一级的基本电路的电路A传输传输数据,并且使上述电路C复位,上述电路C与上述第一驱动时钟的下一定时以后的第一驱动时钟(或者第二驱动时钟)同步来使上述电路A和上述电路B复位。

    显示装置
    3.
    发明公开

    公开(公告)号:CN101527128A

    公开(公告)日:2009-09-09

    申请号:CN200910004473.8

    申请日:2009-03-04

    Abstract: 本发明提供一种显示装置,其所包含的垂直驱动电路具有移位寄存电路和公共电极驱动电路,移位寄存电路具有多个根据从外部输入的传输时钟来输出公共电极驱动用脉冲的基本电路,公共电极驱动电路具有多个公共基本电路,其每一个被输入传输时钟和从移位寄存电路的各基本电路输出的各公共电极驱动用脉冲,各公共基本电路包括根据公共电极驱动用脉冲来输入交流信号的电路A;根据由电路A所输入的交流信号来对相对应的公共电极输出第一公共电压或者输出电压电平与第一公共电压不同的第二公共电压的电路B;以及根据传输时钟来保持电路B的状态的电路C。能够使对浮置存储器节点的写入次数增多,并使浮置存储器节点的相对于漏电流的时间似然提高。

    显示装置
    4.
    发明授权

    公开(公告)号:CN101644865B

    公开(公告)日:2013-01-16

    申请号:CN200910165701.X

    申请日:2009-08-06

    CPC classification number: G02F1/13624 G02F2202/104

    Abstract: 本发明提供一种可以减小降低了截止电流的薄膜晶体管的尺寸的显示装置。本发明提供一种在基板中形成有薄膜晶体管的显示装置,其中,薄膜晶体管被形成为相对于其半导体层隔着栅绝缘膜配置有栅电极、并由以其半导体层的被划分开的各区域作为各自的半导体层的至少第一和第二薄膜晶体管构成,在半导体层中,具备兼作第一薄膜晶体管的漏区和源区的一方以及第二薄膜晶体管的漏区和源区的另一方的公共区,在第一和第二薄膜晶体管各自的半导体层中,在沟道区与漏区之间、及沟道区与源区之间,分别具备掺杂浓度比漏区和源区低的LDD区,栅电极被形成为跨越半导体层的公共区、并至少与第一薄膜晶体管的沟道区和各LDD区、及第二薄膜晶体管的沟道区和各LDD区对置。

    显示装置
    5.
    发明授权

    公开(公告)号:CN101527128B

    公开(公告)日:2011-12-14

    申请号:CN200910004473.8

    申请日:2009-03-04

    Abstract: 本发明提供一种显示装置,其所包含的垂直驱动电路具有移位寄存电路和公共电极驱动电路,移位寄存电路具有多个根据从外部输入的传输时钟来输出公共电极驱动用脉冲的基本电路,公共电极驱动电路具有多个公共基本电路,其每一个被输入传输时钟和从移位寄存电路的各基本电路输出的各公共电极驱动用脉冲,各公共基本电路包括根据公共电极驱动用脉冲来输入交流信号的电路A;根据由电路A所输入的交流信号来对相对应的公共电极输出第一公共电压或者输出电压电平与第一公共电压不同的第二公共电压的电路B;以及根据传输时钟来保持电路B的状态的电路C。能够使对浮置存储器节点的写入次数增多,并使浮置存储器节点的相对于漏电流的时间似然提高。

    显示装置
    6.
    发明公开

    公开(公告)号:CN101527129A

    公开(公告)日:2009-09-09

    申请号:CN200910008075.3

    申请日:2009-03-03

    CPC classification number: G09G3/3677 G09G3/3688 G09G2310/0286 G11C19/184

    Abstract: 本发明提供一种显示装置,其包括具有移位寄存器电路的驱动电路,上述移位寄存器电路由多级的基本电路构成,上述各基本电路由电路A、电路B、电路C构成,在从前级输入传输数据时,上述电路A从外部输入第一驱动时钟(或者第二驱动时钟)并将其作为本级的移位输出来进行输出,并且向上述电路B传输传输数据,上述电路B向下一级的基本电路的电路A传输传输数据,并且使上述电路C复位,上述电路C与上述第一驱动时钟的下一定时以后的第一驱动时钟(或者第二驱动时钟)同步来使上述电路A和上述电路B复位。

Patent Agency Ranking