-
公开(公告)号:CN1936876A
公开(公告)日:2007-03-28
申请号:CN200610099792.8
申请日:2001-10-24
Applicant: 株式会社日立制作所
CPC classification number: G06F1/32 , G06F1/325 , G06F1/3265 , G06F9/4403 , G06F9/4416 , G06F13/24 , G06F13/4022 , G06F13/4027 , G06F13/4045 , G06F13/4068 , Y02D10/14 , Y02D10/151
Abstract: 本发明提供了一种数据处理器(101),其具有接口装置(119),以连接其他数据处理器(100),该接口装置能够以总线主控的方式,将其他数据处理器连接到某个数据处理器的内部总线(108),相关的其他数据处理器能够经由所述接口装置,从外部直接操作存储映射到内部总线的外围功能。因此,数据处理器能够在不中断正在执行的程序的情况下,利用其他数据处理器的外围功能。简而言之,一个数据处理器可以共同使用其他数据处理器的外围资源。
-
公开(公告)号:CN1398407A
公开(公告)日:2003-02-19
申请号:CN01804803.X
申请日:2001-02-08
Applicant: 株式会社日立制作所
Abstract: 关于具有多层布线和铜布线的半导体集成电路器件,降低缺陷挽救和调整的成本。利用第1层多晶硅作为浮置栅极的非易失性存储元件,存储用于挽救半导体中存储单元阵列缺陷的地址等。或者,在半导体集成电路器件的测试中对上述非易失性存储元件进行编程。形成非易失性存储元件,却不需要特别的工艺。就是,可用CMOS器件的形成工艺,形成非易失性存储元件。并且,在测试中进行编程,因而不需要用于编程的激光器等装置,能够缩短程编程上需要的时间,因而可以降低测试成本。
-
公开(公告)号:CN101916591A
公开(公告)日:2010-12-15
申请号:CN201010003815.7
申请日:2001-02-08
Applicant: 株式会社日立制作所
IPC: G11C16/08
Abstract: 本发明涉及具有多层布线和铜布线的半导体集成电路器件,降低缺陷挽救和调整的成本。利用第1层多晶硅作为浮置栅极的非易失性存储元件,存储用于挽救半导体中存储单元阵列缺陷的地址等。或者,在半导体集成电路器件的测试中对上述非易失性存储元件进行编程。形成非易失性存储元件,却不需要特别的工艺。就是,可用CMOS器件的形成工艺,形成非易失性存储元件。并且,在测试中进行编程,因而不需要用于编程的激光器等装置,能够缩短程编程上需要的时间,因而可以降低测试成本。
-
公开(公告)号:CN100590739C
公开(公告)日:2010-02-17
申请号:CN01804803.X
申请日:2001-02-08
Applicant: 株式会社日立制作所
Abstract: 关于具有多层布线和铜布线的半导体集成电路器件,降低缺陷挽救和调整的成本。利用第1层多晶硅作为浮置栅极的非易失性存储元件,存储用于挽救半导体中存储单元阵列缺陷的地址等。或者,在半导体集成电路器件的测试中对上述非易失性存储元件进行编程。形成非易失性存储元件,却不需要特别的工艺。就是,可用CMOS器件的形成工艺,形成非易失性存储元件。并且,在测试中进行编程,因而不需要用于编程的激光器等装置,能够缩短程编程上需要的时间,因而可以降低测试成本。
-
公开(公告)号:CN1932788B
公开(公告)日:2012-07-18
申请号:CN200610095980.3
申请日:2001-10-24
Applicant: 株式会社日立制作所
CPC classification number: G06F1/32 , G06F1/325 , G06F1/3265 , G06F9/4403 , G06F9/4416 , G06F13/24 , G06F13/4022 , G06F13/4027 , G06F13/4045 , G06F13/4068 , Y02D10/14 , Y02D10/151
Abstract: 本发明提供了一种数据处理器(101),其具有接口装置(119),以连接其他数据处理器(100),该接口装置能够以总线主控的方式,将其他数据处理器连接到某个数据处理器的内部总线(108),相关的其他数据处理器能够经由所述接口装置,从外部直接操作存储映射到内部总线的外围功能。因此,数据处理器能够在不中断正在执行的程序的情况下,利用其他数据处理器的外围功能。简而言之,一个数据处理器可以共同使用其他数据处理器的外围资源。
-
公开(公告)号:CN1932788A
公开(公告)日:2007-03-21
申请号:CN200610095980.3
申请日:2001-10-24
Applicant: 株式会社日立制作所
CPC classification number: G06F1/32 , G06F1/325 , G06F1/3265 , G06F9/4403 , G06F9/4416 , G06F13/24 , G06F13/4022 , G06F13/4027 , G06F13/4045 , G06F13/4068 , Y02D10/14 , Y02D10/151
Abstract: 本发明提供了一种数据处理器(101),其具有接口装置(119),以连接其他数据处理器(100),该接口装置能够以总线主控的方式,将其他数据处理器连接到某个数据处理器的内部总线(108),相关的其他数据处理器能够经由所述接口装置,从外部直接操作存储映射到内部总线的外围功能。因此,数据处理器能够在不中断正在执行的程序的情况下,利用其他数据处理器的外围功能。简而言之,一个数据处理器可以共同使用其他数据处理器的外围资源。
-
公开(公告)号:CN1488103A
公开(公告)日:2004-04-07
申请号:CN01822398.2
申请日:2001-10-24
Applicant: 株式会社日立制作所
IPC: G06F13/36
CPC classification number: G06F1/32 , G06F1/325 , G06F1/3265 , G06F9/4403 , G06F9/4416 , G06F13/24 , G06F13/4022 , G06F13/4027 , G06F13/4045 , G06F13/4068 , Y02D10/14 , Y02D10/151
Abstract: 本发明提供了一种数据处理器(101),其具有接口装置(119),以连接其他数据处理器(100),该接口装置能够以总线主控的方式,将其他数据处理器连接到某个数据处理器的内部总线(108),相关的其他数据处理器能够经由所述接口装置,从外部直接操作存储映射到内部总线的外围功能。因此,数据处理器能够在不中断正在执行的程序的情况下,利用其他数据处理器的外围功能。简而言之,一个数据处理器可以共同使用其他数据处理器的外围资源。
-
公开(公告)号:CN101916591B
公开(公告)日:2014-05-07
申请号:CN201010003815.7
申请日:2001-02-08
Applicant: 株式会社日立制作所
IPC: G11C16/08
Abstract: 本发明涉及具有多层布线和铜布线的半导体集成电路器件,降低缺陷挽救和调整的成本。利用第1层多晶硅作为浮置栅极的非易失性存储元件,存储用于挽救半导体中存储单元阵列缺陷的地址等。或者,在半导体集成电路器件的测试中对上述非易失性存储元件进行编程。形成非易失性存储元件,却不需要特别的工艺。就是,可用CMOS器件的形成工艺,形成非易失性存储元件。并且,在测试中进行编程,因而不需要用于编程的激光器等装置,能够缩短程编程上需要的时间,因而可以降低测试成本。
-
公开(公告)号:CN1818894B
公开(公告)日:2013-07-31
申请号:CN200610058225.8
申请日:2001-10-24
Applicant: 株式会社日立制作所
IPC: G06F13/36
CPC classification number: G06F1/32 , G06F1/325 , G06F1/3265 , G06F9/4403 , G06F9/4416 , G06F13/24 , G06F13/4022 , G06F13/4027 , G06F13/4045 , G06F13/4068 , Y02D10/14 , Y02D10/151
Abstract: 本发明提供了一种数据处理器(101),其具有接口装置(119),以连接其他数据处理器(100),该接口装置能够以总线主控的方式,将其他数据处理器连接到某个数据处理器的内部总线(108),相关的其他数据处理器能够经由所述接口装置,从外部直接操作存储映射到内部总线的外围功能。因此,数据处理器能够在不中断正在执行的程序的情况下,利用其他数据处理器的外围功能。简而言之,一个数据处理器可以共同使用其他数据处理器的外围资源。
-
公开(公告)号:CN1936876B
公开(公告)日:2010-11-03
申请号:CN200610099792.8
申请日:2001-10-24
Applicant: 株式会社日立制作所
CPC classification number: G06F1/32 , G06F1/325 , G06F1/3265 , G06F9/4403 , G06F9/4416 , G06F13/24 , G06F13/4022 , G06F13/4027 , G06F13/4045 , G06F13/4068 , Y02D10/14 , Y02D10/151
Abstract: 本发明提供了一种数据处理器(101),其具有接口装置(119),以连接其他数据处理器(100),该接口装置能够以总线主控的方式,将其他数据处理器连接到某个数据处理器的内部总线(108),相关的其他数据处理器能够经由所述接口装置,从外部直接操作存储映射到内部总线的外围功能。因此,数据处理器能够在不中断正在执行的程序的情况下,利用其他数据处理器的外围功能。简而言之,一个数据处理器可以共同使用其他数据处理器的外围资源。
-
-
-
-
-
-
-
-
-