半导体器件
    1.
    发明授权

    公开(公告)号:CN100533428C

    公开(公告)日:2009-08-26

    申请号:CN200610137160.6

    申请日:2006-10-24

    Inventor: 田中博志

    CPC classification number: G06F9/3851 G06F9/3897 G06F9/4843

    Abstract: 本发明提供一种半导体器件,具有在动态重构处理器的利用中易于实现多任务的功能。该半导体器件具有通过切换配置数据来变更其功能、分时执行多个线程的动态重构处理器。动态重构处理器FE包括按线程具有多个表示对应的线程是否处于可执行状态的标志寄存器的线程管理表、和基于线程管理表的信息来控制上述线程的切换的定序器SEQ,定序器通过参照上述多个标志寄存器的内容来进行上述线程的切换。本发明能够减少进行在包含动态重构处理器的芯片中的多任务处理时的系统开销。

    半导体集成电路
    2.
    发明公开

    公开(公告)号:CN101438246A

    公开(公告)日:2009-05-20

    申请号:CN200680054598.6

    申请日:2006-06-07

    Abstract: 兼顾包含多个处理器的半导体集成电路中的低功耗控制的实现和要求实时性的处理性能的保障。在包含多个处理器的半导体集成电路中,设置管理单元,该管理单元用于通过组合第一控制和第二控制来使在上述处理器中进行处理的进度加速,其中,上述第一控制根据程序所包含的控制信息来变更电压的值和时钟信号的频率;上述第二控制按照在上述处理器中进行处理的进展情况来变更上述电压的值和上述时钟信号的频率。虽然各处理器的频率和电压被提升的期间功耗增加,但能够进行高速处理。并且,虽然各处理器的频率和电压未被提升期间不能高速处理,但能够减少功耗。由此,能够兼顾包含多个处理器的半导体集成电路中的低功耗控制的实现和要求实时性的处理性能的保障。

    半导体集成电路
    3.
    发明公开

    公开(公告)号:CN1991815A

    公开(公告)日:2007-07-04

    申请号:CN200610167024.1

    申请日:2006-12-13

    Inventor: 田中博志

    CPC classification number: G06F12/1441

    Abstract: 本发明提供一种半导体集成电路。在搭载有多个处理器和可由其进行访问的模块的半导体集成电路中,谋求容易地管理上述处理器和模块。在包括多个处理器(PE1~PE4)和可由上述处理器进行访问的模块(IP1~IP3)而构成半导体集成电路(10)时,设置处理器管理单元(PMU),该处理器管理单元能将给予一个上述处理器的使用其它处理器或者上述模块的许可变更到其他处理器,由此实现使处理器和模块的管理容易。上述处理器管理单元能够配置在总线和总线控制器之间。另外,上述处理器管理单元能分散配置在总线和多个处理器之间、以及总线和模块之间。

    半导体集成电路
    4.
    发明授权

    公开(公告)号:CN100495381C

    公开(公告)日:2009-06-03

    申请号:CN200610167024.1

    申请日:2006-12-13

    Inventor: 田中博志

    CPC classification number: G06F12/1441

    Abstract: 本发明提供一种半导体集成电路。在搭载有多个处理器和可由其进行访问的模块的半导体集成电路中,谋求容易地管理上述处理器和模块。在包括多个处理器(PE1~PE4)和可由上述处理器进行访问的模块(IP1~IP3)而构成半导体集成电路(10)时,设置处理器管理单元(PMU),该处理器管理单元能将给予一个上述处理器的使用其它处理器或者上述模块的许可变更到其他处理器,由此实现使处理器和模块的管理容易。上述处理器管理单元能够配置在总线和总线控制器之间。另外,上述处理器管理单元能分散配置在总线和多个处理器之间、以及总线和模块之间。

    半导体集成电路
    5.
    发明授权

    公开(公告)号:CN100352165C

    公开(公告)日:2007-11-28

    申请号:CN200410063524.1

    申请日:2004-07-09

    Abstract: 本发明涉及半导体集成电路,提供一种基本单元,在可动态变更配置信息的LSI中,能够不依赖于配置信息而使工作频率恒定,而且能够有效利用单元内的运算器。具备:输入开关(ISW),被连接在多个数据输入节点上;输出开关(OSW),被连接在多个数据输出节点上;第1数据路径,在输入开关(ISW)和输出开关(OSW)之间具有运算器(ALU)及运算结果所用的触发器(CFFO);以及第2数据路径,在输入开关和上述输出开关之间具有布线触发器;运算结果所用的触发器(CFF)保存运算器(ALU)的运算结果数据,布线触发器保持输入到上述多个数据输入节点中某一个节点的数据。

    半导体器件
    6.
    发明公开

    公开(公告)号:CN1963802A

    公开(公告)日:2007-05-16

    申请号:CN200610137160.6

    申请日:2006-10-24

    Inventor: 田中博志

    CPC classification number: G06F9/3851 G06F9/3897 G06F9/4843

    Abstract: 本发明提供一种半导体器件,具有在动态重构处理器的利用中易于实现多任务的功能。该半导体器件具有通过切换配置数据来变更其功能、分时执行多个线程的动态重构处理器。动态重构处理器FE包括按线程具有多个表示对应的线程是否处于可执行状态的标志寄存器的线程管理表、和基于线程管理表的信息来控制上述线程的切换的定序器SEQ,定序器通过参照上述多个标志寄存器的内容来进行上述线程的切换。本发明能够减少进行在包含动态重构处理器的芯片中的多任务处理时的系统开销。

    半导体装置
    7.
    发明公开

    公开(公告)号:CN1639690A

    公开(公告)日:2005-07-13

    申请号:CN02829392.4

    申请日:2002-09-13

    Inventor: 田中博志

    Abstract: 提供一种半导体装置,在安装着可动态地重新配置的电路的半导体装置中,提供维持软件的互换性而与可动态地重新配置的电路的结构无关的功能。在执行软件的同时,自动生成重新配置可自动重新配置的电路的数据和使其工作的驱动器软件,从中途置换原始程序。这样,通过维持软件的互换性,能够共用原有的软件资产,同时在各种设备中能够使用相同的软件。

    半导体集成电路
    8.
    发明公开

    公开(公告)号:CN1578147A

    公开(公告)日:2005-02-09

    申请号:CN200410063524.1

    申请日:2004-07-09

    Abstract: 本发明涉及半导体集成电路,提供一种基本单元,在可动态变更配置信息的LSI中,能够不依赖于配置信息而使工作频率恒定,而且能够有效利用单元内的运算器。具备:输入开关(ISW),被连接在多个数据输入节点上;输出开关(OSW),被连接在多个数据输出节点上;第1数据路径,在输入开关(ISW)和输出开关(OSW)之间具有运算器(ALU)及运算结果所用的触发器(CFF0);以及第2数据路径,在输入开关和上述输出开关之间具有布线触发器;运算结果所用的触发器(CFF)保存运算器(ALU)的运算结果数据,布线触发器保持输入到上述多个数据输入节点中某一个节点的数据。

Patent Agency Ranking