-
公开(公告)号:CN100592370C
公开(公告)日:2010-02-24
申请号:CN200610101188.4
申请日:2000-05-17
Applicant: 株式会社半导体能源研究所
Inventor: 长尾祥
CPC classification number: H03M1/0682 , H03M1/068 , H03M1/808
Abstract: 本发明涉及制造面积减小的DAC和采用这种DAC的半导体器件。所公开的一种D/A转换电路包括:n个电阻器A0、A1、…、An-1;n个电阻器B0、B1、…、Bn-1;两根电源电压线即电源电压线L和电源电压线H,它们维持于相互不同的电位;n个开关SWa0、SWa1、…、SWan-1;n个开关SWb0、SWb1、…、SWbn-1;和一根输出线,其中,所述的n个开关SWa0、SWa1、…、SWan-1和n个开关SWb0、SWb1、…、SWbn-1由从外部输入的n位数字信号控制,并且从输出线输出一个模拟灰度电压信号。
-
-
公开(公告)号:CN1881402A
公开(公告)日:2006-12-20
申请号:CN200610101188.4
申请日:2000-05-17
Applicant: 株式会社半导体能源研究所
Inventor: 长尾祥
CPC classification number: H03M1/0682 , H03M1/068 , H03M1/808
Abstract: 本发明涉及制造面积减小的DAC和采用这种DAC的半导体器件。所公开的一种D/A转换电路包括:n个电阻器A0、A1、…、An-1;n个电阻器B0、B1、…、Bn-1;两根电源电压线即电源电压线L和电源电压线H,它们维持于相互不同的电位;n个开关SWa0、SWa1、…、SWan-1;n个开关SWb0、SWb1、…、SWbn-1;和一根输出线,其中,所述的n个开关SWa0、SWa1、…、SWan-1和n个开关SWb0、SWb1、…、SWbn-1由从外部输入的n位数字信号控制,并且从输出线输出一个模拟灰度电压信号。
-
公开(公告)号:CN1716377A
公开(公告)日:2006-01-04
申请号:CN200510085931.7
申请日:1999-12-03
Applicant: 株式会社半导体能源研究所
CPC classification number: G09G3/3275 , G09G3/3233 , G09G3/3648 , G09G3/3688 , G09G2300/0417 , G09G2300/0426 , G09G2300/0842 , G09G2310/027 , G09G2310/0297 , G09G2330/02 , H03M1/0607 , H03M1/68 , H03M1/804
Abstract: 本发明涉及一种D/A转换器电路,其能够独立地控制输出电压幅度Vout和参考电压。D/A转换器电路将“n”位数字数据(“n”:自然数)转换为模拟信号,其中所述“n”位数字数据的各个位控制开关,控制连接到所述开关的电容中电荷的充电和放电,以及输出具有用作参考电势的偏移电势的模拟信号。
-
公开(公告)号:CN1204689C
公开(公告)日:2005-06-01
申请号:CN00120391.6
申请日:2000-05-17
Applicant: 株式会社半导体能源研究所
Inventor: 长尾祥
IPC: H03M1/00
CPC classification number: H03M1/0682 , H03M1/068 , H03M1/808
Abstract: 本发明涉及制造面积减小的DAC和采用这种DAC的半导体器件。所公开的一种D/A转换电路包括:n个电阻器A0、A1、…、An-1;n个电阻器B0、B1、…、Bn-1;两根电源电压线即电源电压线L和电源电压线H,它们维持于相互不同的电位;n个开关SWa0、SWa1、…、SWan-1;n个开关SWb0、SWb1、…、SWbn-1;和一根输出线,其中,所述的n个开关SWa0、SWa1、…、SWan-1和n个开关SWb0、SWb1、…、SWbn-1由从外部输入的n位数字信号控制,并且从输出线输出一个模拟灰度电压信号。
-
公开(公告)号:CN1561004A
公开(公告)日:2005-01-05
申请号:CN200410055695.X
申请日:2000-01-28
Applicant: 株式会社半导体能源研究所
CPC classification number: G09G3/3688 , G09G2310/027 , G09G2310/0286 , G09G2310/0289 , H03M9/00
Abstract: 在将串行输入的数字数据转换成并行数字数据的用于数字数据的串行-并行转换(SPC)电路中,使用频率最高为输入数字数据的频率的1/2的时钟信号用于操作该SPC电路,由此改进了SPC电路的功耗、稳定性和可靠性。
-
公开(公告)号:CN1269572A
公开(公告)日:2000-10-11
申请号:CN00104190.8
申请日:2000-01-28
Applicant: 株式会社半导体能源研究所
CPC classification number: G09G3/3688 , G09G2310/027 , G09G2310/0286 , G09G2310/0289 , H03M9/00
Abstract: 在将串行输入的数字数据转换成并行数字数据的用于数字数据的串行-并行转换(SPC)电路中,使用频率最高为输入数字数据的频率的1/2的时钟信号用于操作该SPC电路,由此改进了SPC电路的功耗、稳定性和可靠性。
-
公开(公告)号:CN100388627C
公开(公告)日:2008-05-14
申请号:CN200510065060.2
申请日:2000-05-17
Applicant: 株式会社半导体能源研究所
Inventor: 长尾祥
IPC: H03M1/66
CPC classification number: H03M1/0682 , H03M1/068 , H03M1/808
Abstract: 本发明涉及制造面积减小的DAC和采用这种DAC的半导体器件。所公开的一种D/A转换电路包括:n个电阻器A0、A1、…、An-1;n个电阻器B0、B1、…、Bn-1;两根电源电压线即电源电压线L和电源电压线H,它们维持于相互不同的电位;n个开关SWa0、SWa1、…、SWan-1;n个开关SWb0、SWb1、…、SWbn-1;和一根输出线,其中,所述的n个开关SWa0、SWa1、…、SWan-1和n个开关SWb0、SWb1、…、SWbn-1由从外部输入的n位数字信号控制,并且从输出线输出一个模拟灰度电压信号。
-
公开(公告)号:CN100388334C
公开(公告)日:2008-05-14
申请号:CN02121619.3
申请日:2002-05-29
Applicant: 株式会社半导体能源研究所
CPC classification number: G09G3/3648 , G09G3/3614 , G09G3/3688 , G09G2300/0408 , G09G2300/0426 , G09G2310/0254 , G09G2310/0283 , G09G2310/0286 , G09G2310/0289 , G09G2310/0291 , G09G2310/0297 , G09G2310/08 , G11C19/00 , G11C19/28 , H01L2924/0002 , H03K19/01735 , H03K19/096 , H01L2924/00
Abstract: 提供一种由一个导电类型的TFTs构成的电路,该电路可以输出正常振幅的信号。当输入时钟信号CK1变为高电平时,每个TFTs(101、103)导通以将信号输出部分(Out)的电位设定在低电平。然后将脉冲输入到信号输入部分(In)并变为高电平。因此TFT(102)导通。然后CK1变为低电平,每个TFTs(101、103)截止。同时,CK3变为高电平,并且信号输出部分的电位增加。同时,TFT(102)的栅极的电位借助于电容器(104)的功能增加到等于或高于(VDD+VthN)的电平,因此在信号输出部分(Out)呈现的高电平变为等于VDD。当SP变为低电平时;CK3变为低电平;CK1变为高电平时,信号输出部分(Out)的电位再次变为低电平。
-
公开(公告)号:CN100382434C
公开(公告)日:2008-04-16
申请号:CN200410055695.X
申请日:2000-01-28
Applicant: 株式会社半导体能源研究所
CPC classification number: G09G3/3688 , G09G2310/027 , G09G2310/0286 , G09G2310/0289 , H03M9/00
Abstract: 在将串行输入的数字数据转换成并行数字数据的用于数字数据的串行-并行转换(SPC)电路中,使用频率最高为输入数字数据的频率的1/2的时钟信号用于操作该SPC电路,由此改进了SPC电路的功耗、稳定性和可靠性。
-
-
-
-
-
-
-
-
-