-
公开(公告)号:CN109039519A
公开(公告)日:2018-12-18
申请号:CN201811063813.X
申请日:2018-09-12
Applicant: 杭州晨晓科技股份有限公司
IPC: H04J3/06
Abstract: 本发明公开了一种时钟同步方法及同步系统,属于时钟同步技术领域。时钟同步方法,对线路上的输入时钟源进行时戳采样,并在线路上自振生成第一时钟源,对输入时钟源监测并判断其是否有效,若有效,则将得到的时戳采样存储至锁定时钟缓存后,将锁定时钟缓存中的时戳恢复成第二时钟源,而且基于预设计时周期,读取最新的时戳采样并存储至保持时钟缓存,若无效时,依据保持时钟缓存中的时戳恢复成第三时钟源,从而可以在没有第二时钟源的情况下,选择第三时钟源为输出时钟源,使得当前线路仍然能够具有有效的输出时钟源。本发明的时钟同步方法,通过冗余设计,提高了线路上时钟同步的可靠性。
-
公开(公告)号:CN109581917B
公开(公告)日:2023-07-25
申请号:CN201811426449.9
申请日:2018-11-27
Applicant: 浙江双成电气有限公司 , 绍兴建元电力集团有限公司 , 国网浙江省电力有限公司绍兴供电公司 , 杭州晨晓科技股份有限公司
Inventor: 吴志强 , 车浩军 , 杨才明 , 陈建平 , 金乃正 , 金军 , 朱玛 , 陶涛 , 李勇 , 张琦 , 顾建 , 李康毅 , 崔泓 , 周剑峰 , 董长征 , 谢永海 , 许晓飚 , 吴双 , 李元超
IPC: G05B19/042
Abstract: 本发明公开了一种GNSS秒脉冲平滑输出的控制装置,包括一个接收GNSS输入秒脉冲的第一端口、一个记录输入秒脉冲的时戳的打时戳模块、一个接收导航设备统一标准接口协议的第二端口、以及TAI/UTC时间模块,所述TAI/UTC时间模块通过所述第二端口获得与所述输入秒脉冲对齐的TAI/UTC时间,还包括一个软件时戳处理模块,所述软件时戳处理模块内包括有软件完整时戳缓存区、以及软件时戳处理算法处理区,所述软件时戳处理模块通过获知输入秒脉冲的时戳信息以及TAI/UTC时间信息并结合软件完整的时戳缓存,并通过软件时戳处理算法拟合出输出秒脉冲曲线并缓存于FPGA纳秒时戳缓存,输出秒脉冲处理判决模块根据实时判断输出秒脉冲曲线对应的当前地址值与本地纳秒计数器状态输出秒脉冲。
-
公开(公告)号:CN114500329A
公开(公告)日:2022-05-13
申请号:CN202111519503.6
申请日:2021-12-13
Applicant: 杭州晨晓科技股份有限公司 , 深圳震有科技股份有限公司
IPC: H04L43/0829
Abstract: 本申请公开了一种检测失帧的方法和装置,属于通信领域。所述检测失帧方法由具有多个接口的网络设备执行,所述方法包括:获取待由所述多个接口中的目标接口传输的目标帧;确定所述目标帧的帧头中是否存在指定帧头标记;在所述目标帧的帧头中不存在所述指定帧头标记的情况下,通过钟表计数器确定通过所述目标端口未传输所述目标帧的时间是否大于第一阈值;在确定通过所述目标端口未传输所述目标帧的时间大于第一阈值的情况下,确定检测到失帧。
-
公开(公告)号:CN110460479B
公开(公告)日:2022-02-11
申请号:CN201910850250.7
申请日:2019-09-10
Applicant: 杭州晨晓科技股份有限公司
IPC: H04L41/0246
Abstract: 本发明公开了逻辑链路均匀扫描系统,所述系统包括:存储模块,用于在一逻辑链路表中建立每一个物理端口号与逻辑链路号的对应关系,并建立每一个物理端口的起始地址,以及每一个逻辑链路号存储地址;计算模块,用于设置扫描所述逻辑链路表中的所有逻辑链路所需要的总扫描轮数,并根据所述总扫描轮数和每一个物理端口号对应的逻辑链路的总路数,计算当前轮次每一个物理端口号对应的待扫描的逻辑链路的路数;获取模块,用于得到所述待扫描的每一个逻辑链路在所述逻辑链路表中的存储地址,并在所述逻辑表中读取对应的待扫描的所有的逻辑链路号。通过本发明,实现了每一个物理端口的逻辑链路的均匀扫描。
-
公开(公告)号:CN110708133A
公开(公告)日:2020-01-17
申请号:CN201910936938.7
申请日:2019-09-29
Applicant: 杭州晨晓科技股份有限公司
IPC: H04J3/06 , G05B19/042
Abstract: 本申请公开了一种基于FPGA的系统内时钟同步和时间同步的方法及装置,该方法包括:通过FPGA接收主子系统发送的参考时钟,并输出与所述参考时钟同频的第一时钟,以更新从子系统的系统时钟;基于与所述参考时钟同频的第一时钟进行比特信息的采样,并解析所述采样的比特信息对应的数据帧;根据所述解析后的数据帧提取出所述主子系统的系统时间;在所述主子系统的系统时间的基础上加上线路延迟时间后,输出与所述主子系统的系统时间实时同步的第一时间,以更新所述从子系统的系统时间。本申请实现了系统时钟同步和系统时间同步,且实现方法简单可靠。
-
公开(公告)号:CN109343794A
公开(公告)日:2019-02-15
申请号:CN201811062380.6
申请日:2018-09-12
Applicant: 杭州晨晓科技股份有限公司
IPC: G06F3/06
Abstract: 本发明公开了一种存储器的配置方法及配置装置。存储器的配置方法,包括:确定存储器的多个片选中的高电位片选;读取所述存储器上处于低电位片选的子区域的配置项,并将所述配置项返回写入对应的所述低电位片选的子区域;当所述存储器的写使能信号处于高电位时,在与所述高电平片选对应的子区域进行配置项的读和/或写。通过上述配置方法,能够方便地只针对存储器上的一个子区域进行数据的读和/或写。
-
公开(公告)号:CN119094483A
公开(公告)日:2024-12-06
申请号:CN202411051666.X
申请日:2024-08-01
Applicant: 杭州晨晓科技股份有限公司
Abstract: 本申请公开了一种以太网业务处理方法,用以解决现有以太网业务处理方案存在时延导致以太网业务处理效率较低的问题。方法包括:对接收到的SDH帧解封装,得到VCG;将所述VCG中的数据字节写入缓存区,并确定所述VCG的唯一标识;根据所述VCG的唯一标识确定当前最慢通道地址对应的状态信息;根据所述状态信息以及所述VCG的唯一标识,对所述最慢通道地址进行更新,得到更新最慢通道地址;根据所述更新最慢通道地址对所述VCG解映射,得到以太网数据。
-
公开(公告)号:CN119045736A
公开(公告)日:2024-11-29
申请号:CN202411131060.7
申请日:2024-08-16
Applicant: 杭州晨晓科技股份有限公司
IPC: G06F3/06
Abstract: 本申请公开了基于FPGA的指针更新方法,该方法包括:设置指针池,指针池中的指针指向存储器的地址;设置动态指针链,动态指针链包括头指针和尾指针,头指针和尾指针之间为连续的指针,尾指针为移动的指针,基于预设的时间间隔移动尾指针以更新所述动态指针链,动态指针链中的指针指向存储器的地址;响应于新指针请求指令,判断指针池中是否有空闲指针,若有,输出一空闲指针作为新的指针;若没有,以动态指针链中的头指针作为新的指针,同时头指针加1;响应于指针回收指令,判断所回收的指针是否在动态指针链中,若是,丢弃该回收的指针,否则将该回收的指针压入指针池中。本申请能够提高存储器的使用率。
-
公开(公告)号:CN109343794B
公开(公告)日:2021-11-09
申请号:CN201811062380.6
申请日:2018-09-12
Applicant: 杭州晨晓科技股份有限公司
IPC: G06F3/06
Abstract: 本发明公开了一种存储器的配置方法及配置装置。存储器的配置方法,包括:确定存储器的多个片选中的高电位片选;读取所述存储器上处于低电位片选的子区域的配置项,并将所述配置项返回写入对应的所述低电位片选的子区域;当所述存储器的写使能信号处于高电位时,在与所述高电平片选对应的子区域进行配置项的读和/或写。通过上述配置方法,能够方便地只针对存储器上的一个子区域进行数据的读和/或写。
-
公开(公告)号:CN110460479A
公开(公告)日:2019-11-15
申请号:CN201910850250.7
申请日:2019-09-10
Applicant: 杭州晨晓科技股份有限公司
IPC: H04L12/24
Abstract: 本发明公开了逻辑链路均匀扫描系统,所述系统包括:存储模块,用于在一逻辑链路表中建立每一个物理端口号与逻辑链路号的对应关系,并建立每一个物理端口的起始地址,以及每一个逻辑链路号存储地址;计算模块,用于设置扫描所述逻辑链路表中的所有逻辑链路所需要的总扫描轮数,并根据所述总扫描轮数和每一个物理端口号对应的逻辑链路的总路数,计算当前轮次每一个物理端口号对应的待扫描的逻辑链路的路数;获取模块,用于得到所述待扫描的每一个逻辑链路在所述逻辑链路表中的存储地址,并在所述逻辑表中读取对应的待扫描的所有的逻辑链路号。通过本发明,实现了每一个物理端口的逻辑链路的均匀扫描。
-
-
-
-
-
-
-
-
-