业务处理方法、装置、设备、存储介质、计算机程序产品

    公开(公告)号:CN119094483A

    公开(公告)日:2024-12-06

    申请号:CN202411051666.X

    申请日:2024-08-01

    Inventor: 胡磊 陈奇强 吴双

    Abstract: 本申请公开了一种以太网业务处理方法,用以解决现有以太网业务处理方案存在时延导致以太网业务处理效率较低的问题。方法包括:对接收到的SDH帧解封装,得到VCG;将所述VCG中的数据字节写入缓存区,并确定所述VCG的唯一标识;根据所述VCG的唯一标识确定当前最慢通道地址对应的状态信息;根据所述状态信息以及所述VCG的唯一标识,对所述最慢通道地址进行更新,得到更新最慢通道地址;根据所述更新最慢通道地址对所述VCG解映射,得到以太网数据。

    风扇的控制方法、电子设备和计算机可读存储介质

    公开(公告)号:CN119062599A

    公开(公告)日:2024-12-03

    申请号:CN202411057894.8

    申请日:2024-08-02

    Inventor: 陈宁军

    Abstract: 本申请公开了一种风扇的控制方法、电子设备和计算机可读存储介质,属于计算机领域。该方法包括:获取目标风扇的目标档位;获取所述目标风扇处于所述目标档位的寄存器参数值和所述目标风扇处于所述目标档位的期望转速,所述寄存器参数值用于控制所述目标风扇的转速;获取所述目标风扇使用所述寄存器参数值的情况下的当前实际转速;在所述当前实际转速与所述期望转速不匹配的情况下,调整所述目标档位的寄存器参数值,以对所述目标风扇的转速进行控制。

    基于FPGA的指针更新方法及装置
    3.
    发明公开

    公开(公告)号:CN119045736A

    公开(公告)日:2024-11-29

    申请号:CN202411131060.7

    申请日:2024-08-16

    Inventor: 胡磊 吴双 陈奇强

    Abstract: 本申请公开了基于FPGA的指针更新方法,该方法包括:设置指针池,指针池中的指针指向存储器的地址;设置动态指针链,动态指针链包括头指针和尾指针,头指针和尾指针之间为连续的指针,尾指针为移动的指针,基于预设的时间间隔移动尾指针以更新所述动态指针链,动态指针链中的指针指向存储器的地址;响应于新指针请求指令,判断指针池中是否有空闲指针,若有,输出一空闲指针作为新的指针;若没有,以动态指针链中的头指针作为新的指针,同时头指针加1;响应于指针回收指令,判断所回收的指针是否在动态指针链中,若是,丢弃该回收的指针,否则将该回收的指针压入指针池中。本申请能够提高存储器的使用率。

    一种存储器的配置方法及配置装置

    公开(公告)号:CN109343794B

    公开(公告)日:2021-11-09

    申请号:CN201811062380.6

    申请日:2018-09-12

    Abstract: 本发明公开了一种存储器的配置方法及配置装置。存储器的配置方法,包括:确定存储器的多个片选中的高电位片选;读取所述存储器上处于低电位片选的子区域的配置项,并将所述配置项返回写入对应的所述低电位片选的子区域;当所述存储器的写使能信号处于高电位时,在与所述高电平片选对应的子区域进行配置项的读和/或写。通过上述配置方法,能够方便地只针对存储器上的一个子区域进行数据的读和/或写。

    一种逻辑链路均匀扫描系统及方法

    公开(公告)号:CN110460479A

    公开(公告)日:2019-11-15

    申请号:CN201910850250.7

    申请日:2019-09-10

    Inventor: 胡磊 吴双 陈奇强

    Abstract: 本发明公开了逻辑链路均匀扫描系统,所述系统包括:存储模块,用于在一逻辑链路表中建立每一个物理端口号与逻辑链路号的对应关系,并建立每一个物理端口的起始地址,以及每一个逻辑链路号存储地址;计算模块,用于设置扫描所述逻辑链路表中的所有逻辑链路所需要的总扫描轮数,并根据所述总扫描轮数和每一个物理端口号对应的逻辑链路的总路数,计算当前轮次每一个物理端口号对应的待扫描的逻辑链路的路数;获取模块,用于得到所述待扫描的每一个逻辑链路在所述逻辑链路表中的存储地址,并在所述逻辑表中读取对应的待扫描的所有的逻辑链路号。通过本发明,实现了每一个物理端口的逻辑链路的均匀扫描。

    应用于变电站系统的控制报文传输延时抖动的系统

    公开(公告)号:CN112217590A

    公开(公告)日:2021-01-12

    申请号:CN202010868341.6

    申请日:2020-08-26

    Inventor: 陈真通

    Abstract: 本发明涉及数字化变电站领域,尤其涉及一种应用于变电站系统的控制报文传输延时抖动的系统,包括:同步模块,用于同步变电站系统中所有设备的时间及频率;时钟模块,用于通过对每个报文打时间戳,测量每个报文在链路上传输延时以及在各设备内的驻留时间,计算出每个报文在整个链路上的延时时间;设定模块,用于根据每个报文在整个链路上的延时时间设定一个固定延时时间;传输模块,用于当到所述固定延时时间时传输报文。通过使用本发明实现将报文抖动延时控制在一个很小的范围内。

Patent Agency Ranking