-
公开(公告)号:CN115865255A
公开(公告)日:2023-03-28
申请号:CN202211510573.X
申请日:2022-11-29
Applicant: 无锡芯光互连技术研究院有限公司 , 芯光智网集成电路设计(无锡)有限公司
IPC: H04J3/06
Abstract: 本发明公开了一种时钟和数据延迟校准电路及方法,包括有:发送端、接收端、数控延迟线DLL、鉴相器、判决器和控制器;发送端连接至接收端,接收端的第一输出端连接至所述控制器的第一输入端,接收端的第二输出端连接至数控延迟线DLL的第一输入端,所述数控延迟线DLL的输出端分别输出延迟后的数据dly_RxDat和连接至鉴相器的第一输入端,接收端的第三输出端连接至鉴相器的第二输入端,所述鉴相器的输出端连接至判决器的输入端,所述判决器的输出端连接至控制器的第二输入端,控制器的输出端连接至数控延迟线DLL的第二输入端;控制器用于提供最佳DLL延迟值。本发明与传统技术相比,简化了接收端时钟和数据的校准流程,易于使用。
-
公开(公告)号:CN115858159A
公开(公告)日:2023-03-28
申请号:CN202211538032.8
申请日:2022-12-02
Applicant: 无锡芯光互连技术研究院有限公司 , 芯光智网集成电路设计(无锡)有限公司
IPC: G06F9/50
Abstract: 本发明公开了一种网络处理器和控制方法,网络处理器包括主机和智能网卡,所述主机用于将网络任务分为数据面线程和控制面线程,所述主机只保留控制面线程,所述控制面线程负责创建、释放数据面线程并负责监听外部网络请求事件;所述智能网卡用于运行从主机卸载下来的数据面线程。本发明通过提供一种网络处理器和控制方法,解决网络任务中数据面线程占用主机CPU计算资源过高的问题。
-
公开(公告)号:CN116800837B
公开(公告)日:2024-07-12
申请号:CN202211626683.2
申请日:2022-12-16
Applicant: 无锡芯光互连技术研究院有限公司 , 芯光智网集成电路设计(无锡)有限公司
IPC: H04L67/565 , H04L69/08
Abstract: 本发明公开了一种主从设备间通讯的通讯转换方法、装置及介质。方法包括:在满足信号接收条件时,接收主设备通过主设备协议接口发送的操作请求信号;在操作请求信号满足从设备处理条件时,根据与从设备所使用格式相匹配的映射信息表对其进行处理并获得相应的从设备驱动信号;通过从设备协议接口向从设备发送从设备驱动信号,并根据映射信息表对从设备反馈的应答信号进行应答驱动信号填充;在满足操作请求信号处理结束条件后,将填充后的应答驱动信号通过主设备协议接口反馈至主设备。实现了在主、从设备位宽不同的情况下对数据交互是否完成的自动判断,进而保证了二者数据交互的完整性,实现了通讯协议不同的主设备及从设备之间的数据交互。
-
公开(公告)号:CN115913816B
公开(公告)日:2024-05-24
申请号:CN202211627019.X
申请日:2022-12-16
Applicant: 无锡芯光互连技术研究院有限公司 , 芯光智网集成电路设计(无锡)有限公司
IPC: H04L12/40
Abstract: 本发明公开了一种主从设备间通讯的通讯转换装置及方法。包括:转换控制器,用于对主设备的操作请求信号进行信号转换处理,形成从设备驱动信号发送至从设备,以及形成第一应答驱动信号并反馈至主设备;还用于对从设备反馈的Wishbone协议格式的应答信号进行信号转换处理,形成TileLink‑UL D通道格式的第二应答驱动信号并反馈至主设备。通过转换控制器将主设备的操作请求信号转换为从设备可响应的从设备驱动信号以及响应主设备的第一应答驱动信号,再将从设备的应答信号转换成响应主设备的第二应答驱动信号,实现了同位宽下TileLink‑UL主设备和Wishbone协议从设备间的通讯转换和数据交互。
-
公开(公告)号:CN116318047A
公开(公告)日:2023-06-23
申请号:CN202211599300.7
申请日:2022-12-12
Applicant: 无锡芯光互连技术研究院有限公司 , 芯光智网集成电路设计(无锡)有限公司
Abstract: 本发明公开了一种阻抗调整电路及方法。该阻抗调整电路包括上拉调整模块、下拉调整模块、上拉粗调模块和下拉粗调模块;所述上拉调整模块包括串联的N个第一阻抗元件;所述上拉粗调模块用于根据第一控制信号将所述阻抗调整电路的第一电源接入端与对应的第一阻抗元件的第二端导通;所述下拉调整模块包括串联的M个第二阻抗元件;所述下拉粗调模块用于根据第二控制信号将所述阻抗调整电路的第二电源接入端与对应的第二阻抗元件的第二端导通。本发明实施例采用串联阻抗元件的方式,能够减少阻抗调整电路中的电阻的数量,进而节省阻抗调整电路的面积以及阻抗调整电路的使用成本。
-
公开(公告)号:CN115955518A
公开(公告)日:2023-04-11
申请号:CN202211627310.7
申请日:2022-12-16
Applicant: 无锡芯光互连技术研究院有限公司 , 芯光智网集成电路设计(无锡)有限公司
Abstract: 本发明公开了主从设备间通讯的通讯转换方法、装置及存储介质。包括:根据与从设备所使用格式相匹配的异位宽映射信息表处理操作请求信号,获得从设备驱动信号以及第一应答驱动信号;根据异位宽映射信息表对从设备反馈的应答信号进行信号转换处理形成第二应答驱动信号;在检测到处理次数达到设定次数阈值时,将第二应答驱动信号通过TileLink‑UL接口反馈至主设备。通过将主设备的操作请求信号转换为从设备驱动信号以及第一应答驱动信号,再将应答信号转换成第二应答驱动信号,还通过处理次数的检测能够确定不同数据位宽的主从设备之间数据交互是否完成,从而实现了异位宽下不同通讯协议主从设备间的通讯转换。
-
公开(公告)号:CN115941158A
公开(公告)日:2023-04-07
申请号:CN202211493664.7
申请日:2022-11-25
Applicant: 无锡芯光互连技术研究院有限公司 , 芯光智网集成电路设计(无锡)有限公司
IPC: H04L9/06
Abstract: 本发明提供一种增强SHA256算法运行速度、安全性的方法及其系统,方法应用于SHA256加密电路;对所述消息块依次进行逻辑运算中任意消息的逻辑运算的过程具体为,用计数控制单元对任意消息块的循环压缩处理次数进行计数判断并确定数据流向;在对任意消息块进行前十六次循环压缩处理时,消息块内对应的数据由所述消息预处理模块传输至循环压缩模块进行循环压缩并输出循环压缩结果。本发明的有益效果:通过改变数据流向,将传统SHA算法的线性结构改为叉状树结构;通过减少数据流经的路径来提升算法的运行速度;将消息拓展和循环压缩的计数控制置于上级模块,通过减少使用的寄存器和占用的内存来提升算法的运行速度。
-
公开(公告)号:CN115913816A
公开(公告)日:2023-04-04
申请号:CN202211627019.X
申请日:2022-12-16
Applicant: 无锡芯光互连技术研究院有限公司 , 芯光智网集成电路设计(无锡)有限公司
IPC: H04L12/40
Abstract: 本发明公开了一种主从设备间通讯的通讯转换装置及方法。包括:转换控制器,用于对主设备的操作请求信号进行信号转换处理,形成从设备驱动信号发送至从设备,以及形成第一应答驱动信号并反馈至主设备;还用于对从设备反馈的Wishbone协议格式的应答信号进行信号转换处理,形成TileLink‑UL D通道格式的第二应答驱动信号并反馈至主设备。通过转换控制器将主设备的操作请求信号转换为从设备可响应的从设备驱动信号以及响应主设备的第一应答驱动信号,再将从设备的应答信号转换成响应主设备的第二应答驱动信号,实现了同位宽下TileLink‑UL主设备和Wishbone协议从设备间的通讯转换和数据交互。
-
公开(公告)号:CN116800837A
公开(公告)日:2023-09-22
申请号:CN202211626683.2
申请日:2022-12-16
Applicant: 无锡芯光互连技术研究院有限公司 , 芯光智网集成电路设计(无锡)有限公司
IPC: H04L67/565 , H04L69/08
Abstract: 本发明公开了一种主从设备间通讯的通讯转换方法、装置及介质。方法包括:在满足信号接收条件时,接收主设备通过主设备协议接口发送的操作请求信号;在操作请求信号满足从设备处理条件时,根据与从设备所使用格式相匹配的映射信息表对其进行处理并获得相应的从设备驱动信号;通过从设备协议接口向从设备发送从设备驱动信号,并根据映射信息表对从设备反馈的应答信号进行应答驱动信号填充;在满足操作请求信号处理结束条件后,将填充后的应答驱动信号通过主设备协议接口反馈至主设备。实现了在主、从设备位宽不同的情况下对数据交互是否完成的自动判断,进而保证了二者数据交互的完整性,实现了通讯协议不同的主设备及从设备之间的数据交互。
-
公开(公告)号:CN116701241A
公开(公告)日:2023-09-05
申请号:CN202310676788.7
申请日:2023-06-08
Applicant: 无锡芯光互连技术研究院有限公司 , 芯光智网集成电路设计(无锡)有限公司
Abstract: 本发明公开通过物理地址访问内存节点的方法及系统,方法包括:计算节点设备接收计算节点服务器发送的内存访问请求;基于第一地址转换模块确定对应的内存节点的网络地址;将网络地址封装为网络数据包,并将网络数据包发送至对应的内存节点设备;内存节点设备接收并解析网络数据包,并基于第二地址转换模块确定对应内存节点的物理地址;内存节点根据物理地址和内存单元的偏移量访问片外动态随机存取器的内存单元,得到访问结果,并反馈至计算节点设备;计算节点接收访问结果。本方案通过物理地址访存节点,降低计算节点设备上应用程序的系统调用开销以及访存延迟开销,能进一步降低内存节点设备上的资源开销。
-
-
-
-
-
-
-
-
-