-
公开(公告)号:CN1400606A
公开(公告)日:2003-03-05
申请号:CN02127185.2
申请日:2002-07-30
Applicant: 尔必达存储器股份有限公司 , 日立东部半导体株式会社 , 株式会社日立制作所
IPC: G11C8/00 , G11C11/4063
CPC classification number: G11C5/04 , G11C5/00 , G11C7/1072 , G11C7/1078 , G11C7/109 , G11C7/222 , H03L7/0814
Abstract: 假设安装存储器装置数量的最大值,固定和设置外部延迟复制电路。要求的频带分为多个子频带,输出缓存器的延迟时间和内部延迟复制电路互相转换,使用每个子频带,从而设定内部延迟复制电路实际最大值和实际最小值。选择针能选择内部延迟复制电路的延迟时间,有必要有效保证内部时钟信号的设定时间和保持时间,延迟锁存环电路在要求频带的寄存器的锁存操作中,产生内部时钟信号,有可允许的存储器装置数目,不考虑频率的级别和安装存储器装置的数目。
-
公开(公告)号:CN1400514A
公开(公告)日:2003-03-05
申请号:CN02127186.0
申请日:2002-07-30
Applicant: 尔必达存储器股份有限公司 , 日立东部半导体株式会社 , 株式会社日立制作所
CPC classification number: G11C7/109 , G11C7/1078 , G11C7/1087 , G11C8/06 , G11C2207/107
Abstract: 本发明涉及安装存储装置不受数量限制的寄存器和存储模块。第一和第二预处理触发器通过一时钟锁存输入到寄存器中的指令/地址信号,该时钟的频率是外部时钟信号和它的反相信号频率的1/2。因此,将指令/地址信号解压为一组信号,该组信号临时具有两倍的周期。例如,这组信号之一仅具有第偶数指令/地址信号的数据内容,而另一信号仅具有第奇数指令/地址信号的数据内容。因为这组信号的周期是指令/地址信号的两倍,第一和第二后处理触发器能根据由延迟锁定环路电路产生的内部时钟信号来锁存信号,在这种状态下,能够充分保证设置时间和保持时间。
-
公开(公告)号:CN100527108C
公开(公告)日:2009-08-12
申请号:CN200410087902.X
申请日:2004-10-27
Applicant: 尔必达存储器股份有限公司
CPC classification number: G06F13/409 , G11C5/04 , G11C5/063 , H05K1/0298 , H05K1/112 , H05K1/14
Abstract: 公开了一种存储器系统,为了增大其中利用夹层连接器堆叠了多个存储器模块的存储器系统的数据传输率。该系统包括:多个存储器模块,每一个存储器模块中均安装了多个存储器;存储器控制器,用于控制存储器;母板,所述母板中安装了存储器控制器;以及夹层连接器,充当将母板与存储器模块电连接的装置,其中,所述存储器模块包括盲通路和埋入通路,盲通路和埋入通路包括用于只连接特定层的堆叠盲通路和埋入通路,以使通路在信号传输路线中不具有冗余部分,以及在盲通路上或埋入通路之上或之下形成在每个存储器模块的上表面和/或下表面上形成的多个焊片中的至少一部分因此,通路没有信号传输不需要的冗余部分,能够显著地减小表面层布线的长度。
-
公开(公告)号:CN1224874C
公开(公告)日:2005-10-26
申请号:CN02127186.0
申请日:2002-07-30
Applicant: 尔必达存储器股份有限公司 , 日立东部半导体株式会社 , 株式会社日立制作所
CPC classification number: G11C7/109 , G11C7/1078 , G11C7/1087 , G11C8/06 , G11C2207/107
Abstract: 本发明涉及安装存储装置不受数量限制的寄存器和存储模块。第一和第二预处理触发器通过一时钟锁存输入到寄存器中的指令/地址信号,该时钟的频率是外部时钟信号和它的反相信号频率的1/2。因此,将指令/地址信号解压为一组信号,该组信号临时具有两倍的周期。例如,这组信号之一仅具有第偶数指令/地址信号的数据内容,而另一信号仅具有第奇数指令/地址信号的数据内容。因为这组信号的周期是指令/地址信号的两倍,第一和第二后处理触发器能根据由延迟锁定环路电路产生的内部时钟信号来锁存信号,在这种状态下,能够充分保证设置时间和保持时间。
-
公开(公告)号:CN1612337A
公开(公告)日:2005-05-04
申请号:CN200410087902.X
申请日:2004-10-27
Applicant: 尔必达存储器股份有限公司
CPC classification number: G06F13/409 , G11C5/04 , G11C5/063 , H05K1/0298 , H05K1/112 , H05K1/14
Abstract: 为了增大其中利用夹层连接器堆叠了多个存储器模块的存储器系统的数据传输率,在充当存储器模块板的多层电路板中使用了用于只连接特定层的堆叠盲通路和埋入通路作为通路,并且用于安装设备的至少部分焊片具有焊片在通路上的结构。因此,通路没有信号传输不需要的冗余部分,能够显著地减小表面层布线的长度。
-
公开(公告)号:CN1218324C
公开(公告)日:2005-09-07
申请号:CN02127185.2
申请日:2002-07-30
Applicant: 尔必达存储器股份有限公司 , 日立东部半导体株式会社 , 株式会社日立制作所
IPC: G11C8/00 , G11C11/4063
CPC classification number: G11C5/04 , G11C5/00 , G11C7/1072 , G11C7/1078 , G11C7/109 , G11C7/222 , H03L7/0814
Abstract: 假设安装存储器装置数量的最大值,固定和设置外部延迟复制电路。要求的频带分为多个子频带,输出缓存器的延迟时间和内部延迟复制电路互相转换,使用每个子频带,从而设定内部延迟复制电路实际最大值和实际最小值。选择针能选择内部延迟复制电路的延迟时间,有必要有效保证内部时钟信号的设定时间和保持时间,延迟锁存环电路在要求频带的寄存器的锁存操作中,产生内部时钟信号,有可允许的存储器装置数目,不考虑频率的级别和安装存储器装置的数目。
-
-
-
-
-