-
公开(公告)号:CN101206912A
公开(公告)日:2008-06-25
申请号:CN200710130542.0
申请日:2007-07-11
Applicant: 富士通株式会社
CPC classification number: G11C11/4087 , G09G5/393 , G09G5/395 , G11C8/12
Abstract: 本发明公开了一种存储器设备、存储器控制器和存储器系统。该存储器设备具有:多个存储体,每个存储体具有存储器单元阵列,所述存储器单元阵列具有分别由行地址选择的多个页区域,并且每个存储体由存储体地址选择;行控制器,所述行控制器响应于第一操作代码控制每个存储体内页区域的激活;以及一组数据输入/输出端子。每个被激活的页区域内的存储器单位区域是基于列地址访问的。行控制器响应于与第一命令一起提供的多存储体信息数据和提供的存储体地址生成用于多个存储体的存储体激活信号,并响应于提供的存储体地址和提供的行地址生成多个存储体中的每一个的行地址。这多个存储体响应于存储体激活信号和由行地址计算器生成的行地址激活页区域。
-
公开(公告)号:CN101137052A
公开(公告)日:2008-03-05
申请号:CN200710003466.7
申请日:2007-02-05
Applicant: 富士通株式会社
Inventor: 山本喜史
CPC classification number: G06T1/60
Abstract: 本发明提供了一种图像数据缓冲装置和图像传输/处理系统。该图像数据缓冲装置包括存储器和FIFO控制单元,该FIFO控制单元被配置为使存储器作为FIFO而工作,并且该FIFO控制单元具有指示存储器的写位置的写指针和指示存储器的读位置的读指针,其中,所述FIFO控制单元被配置为:当图像数据被作为包含在图像中的多个块而供应时,将图像数据作为多个块而存储在存储器的由写指针所连续指示的各个位置处;从存储器的由读指针所指示的位置处读多个块中的一个块;从存储器中读部分数据,所述部分数据是与多个块中的所述一个块相邻的至少一个块的一部分;以及将多个块中的所述一个块与所述部分数据合并以将其作为一个合并的块进行传输。
-
公开(公告)号:CN101206916A
公开(公告)日:2008-06-25
申请号:CN200710135818.4
申请日:2007-07-13
Applicant: 富士通株式会社
Inventor: 川久保智广 , 山口秀策 , 池田仁史 , 内田敏也 , 小林广之 , 神田达哉 , 山本喜史 , 白川晓 , 宫本哲生 , 大塚龙志 , 高桥秀长 , 栗田昌德 , 镰田心之介 , 佐藤绫子
IPC: G11C11/406 , G11C8/12
CPC classification number: G11C11/4087 , G09G5/393 , G09G5/395 , G11C8/12
Abstract: 本发明提供了存储器设备、存储器控制器和存储器系统。一种响应于来自存储器控制器的命令而被操作的存储器设备具有多个存储体,该多个存储体分别具有包括存储器单元阵列和解码器的存储器核心并且被存储体地址选择;以及控制电路,该控制电路响应于后台刷新命令,致使由存储器控制器设置的刷新目标存储体内的存储器核心相继执行刷新操作多次,次数对应于由存储器控制器设置的刷新突发长度,并且在由刷新目标存储体内的存储器核心执行的刷新操作期间,该控制电路响应于正常操作命令,还致使除刷新目标存储体之外的被存储体地址选择的存储体内的存储器核心执行与正常操作命令相对应的正常存储器操作。
-
公开(公告)号:CN101206908A
公开(公告)日:2008-06-25
申请号:CN200710130543.5
申请日:2007-07-11
Applicant: 富士通株式会社
CPC classification number: G11C11/4087 , G09G5/393 , G09G5/395 , G11C8/12
Abstract: 本发明提供了一种图像存储器、图像存储器系统和存储器控制器。该存储器设备具有:具有多个存储器单位区域的存储器单元阵列,其中每个单位区域由地址选择;多个输入/输出端子;以及前两者之间的输入/输出单元。每个存储器单位区域中存储有分别与多个输入/输出端子相对应的多个字节或比特数据项,并且存储器单元阵列和输入/输出单元响应于第一操作代码,基于输入地址和字节或比特的组合信息访问存储在与输入地址相对应的第一存储器单位区域和与第一存储器单位区域相邻的第二存储器单位区域中的多个字节或比特,然后从被访问的第一和第二存储器单位区域内的多个字节或比特中,将基于组合信息的多个字节或比特的组合与多个输入/输出端子相关联。
-
-
-