-
公开(公告)号:CN112104365A
公开(公告)日:2020-12-18
申请号:CN202010865738.X
申请日:2020-08-25
Applicant: 复旦大学
IPC: H03M1/12
Abstract: 本发明属于集成电路技术领域,具体为一种应用于高速高精度模数转换器中的余量放大器。本发明的余量放大器,以CMOS晶体管作为输入对,采用NMOS和PMOS翻转电压源级跟随器跨导单元相结合的方式来提高传统开环结构的余量放大器的线性度和电流效率;采用不完全建立的工作模式避免开环结构的余量放大器的带宽要求;通过设置开关晶体管,使其工作在动态模式下;通过设置增益调整单元,以克服余量放大器的跨导受到温度、工艺、电源电压波动的影响;本发明可显著降低集成模数转换器余量放大器的功耗。
-
公开(公告)号:CN112104365B
公开(公告)日:2023-11-24
申请号:CN202010865738.X
申请日:2020-08-25
Applicant: 复旦大学
IPC: H03M1/12
Abstract: 本发明属于集成电路技术领域,具体为一种应用于高速高精度模数转换器中的余量放大器。本发明的余量放大器,以CMOS晶体管作为输入对,采用NMOS和PMOS翻转电压源级跟随器跨导单元相结合的方式来提高传统开环结构的余量放大器的线性度和电流效率;采用不完全建立的工作模式避免开环结构的余量放大器的带宽要求;通过设置开关晶体管,使其工作在动态模式下;通过设置增益调整单元,以克服余量放大器的跨导受到温度、工艺、电源电压波动的影响;本发明可显著降低集成模数转换器余量放大器的功耗。
-
公开(公告)号:CN115733496A
公开(公告)日:2023-03-03
申请号:CN202211441218.1
申请日:2022-11-17
Applicant: 复旦大学
Abstract: 本发明属于集成电路技术领域,具体为一种输入分段式流水线逐次逼近型模数转换器。本发明电路包括两个对称的通道,每个通道包括:输入缓冲器、两级逐次逼近型模数转换器、自适应数字选择逻辑电路和开环余量放大器。输入缓冲器对输入信号进行放大并分成四段模拟信号;四个第一级逐次逼近型模数转换器分别对这四段模拟信号进行采样量化,从而得到四组数字码值;利用自适应数字选择逻辑电路在四组数字码值中选择出正确量化的结果,并将其对应的模拟余量传递给开环余量放大器;开环余量放大器对模拟余量信号进行放大,由第二级逐次逼近型模数转换器进行采样量化,并产生第二级数字码值。本发明把低电压域低功耗的输入缓冲器应用于高性能模数转换器。
-
公开(公告)号:CN114095028A
公开(公告)日:2022-02-25
申请号:CN202111313432.4
申请日:2021-11-08
Applicant: 复旦大学
IPC: H03M1/38
Abstract: 本发明属于集成电路技术领域,具体为一种采样模式可选择的分裂流水线逐次逼近型模数转换器。本发明电路由两个对称的半通道组成,每个半通道包括:采样模式可选择的第一级ADC、采用电平移位技术的振铃式运算放大器、第二级ADC和控制采样模式选择的相关数字电路。本发明根据外部输入采样模式控制信号对第一级ADC的采样模式进行选择,使系统实际采样值为输入信号或其水平正、负偏移或其按比例缩放;四种模式为基于Split架构数字后台校正算法的更严格的判据提供了电路实现,避免了误收敛。电平移位技术减小运放功耗,闭环放大减小增益误差,两级ADC以流水线方式工作,使电路更适于较低功耗高速高精度ADC的应用场景。
-
-
-