-
公开(公告)号:CN111694029A
公开(公告)日:2020-09-22
申请号:CN202010466728.9
申请日:2020-05-28
Applicant: 哈尔滨工程大学
IPC: G01S19/37
Abstract: 本发明提出了一种生成B1C信号伪随机噪声码的硬件实现方法,其特征是,包括如下步骤:步骤一:设计出一种基于块存储器的勒让德硬件输出的实现方法;步骤二:设计出基于块ROM共用B1C伪随机噪声码输出的硬件电路方案;步骤三:提出一种多通道分时复用FPGA中块存储器的方案,实现序列的多通道输出方法。本发明针对多通道B1C信号伪码发生器占用硬件资源过多的问题,提出了基于FPGA和分时复用算法的多通道B1C伪随机噪声码输出硬件设计,并给出了具体设计方案和仿真结果,实现了低功耗北斗导航接机B1C信号伪随机噪声码的多通道输出,解决了生成伪码序列占用硬件资源过大和电路结构复杂的问题。