无需信源数估计的相干信号波达方向估计方法及系统

    公开(公告)号:CN104156553B

    公开(公告)日:2018-08-17

    申请号:CN201410195587.6

    申请日:2014-05-09

    Abstract: 本发明提供了一种无需信源数估计的相干信号波达方向估计方法及系统,在相干信号波达方向估计方法中包括初始化步骤、协方差矩阵计算步骤、构造Toeplitz矩阵步骤、构造中间变量步骤、功率谱计算步骤、搜索步骤。本发明的有益效果是本发明不需要预估计信源数,在实际应用中,由于信源数目难以检测,使得本发明优势十分突出,仿真结果证明了该本发明算法的有效性。

    一种标准化的多功能LXI设备

    公开(公告)号:CN102088384B

    公开(公告)日:2015-02-11

    申请号:CN201010567978.8

    申请日:2010-12-01

    Abstract: 一种标准化的多功能LXI设备,属于自动测试领域,本发明为解决现有LXI设备设计复杂度高、功能单一、可扩展能力差的问题。本发明所述的标准化的多功能LXI设备包括底板、综合触发单元、M总线控制器、ARM处理器和n个功能板,所述综合触发单元、M总线控制器、ARM处理器和n个功能板都设置在底板上,综合触发单元、M总线控制器和n个功能板分别挂接在M总线上,综合触发单元和M总线控制器还分别挂接在ARM处理器总线上,综合触发单元的输出端与ARM处理器的触发控制输入端相连,M总线控制器的输出端与ARM处理器的M总线控制输入端相连。本发明用于自动测试。

    基于M模块同步码的智能载板M模块自动识别方法

    公开(公告)号:CN102148061B

    公开(公告)日:2013-11-06

    申请号:CN201010612208.0

    申请日:2010-12-29

    Abstract: 基于M模块同步码的智能载板M模块自动识别方法,属于自动测试领域,本发明为解决在预先不知道M模块信息的情况下,无法对不同配置的M模块进行正确识别的问题。本发明方法包括以下:一、将/DS0、/DS1都置低;二、访问M模块的地址0xFE,读取第一个字节数据;三、判断地址0xFE第一个字节数据是否为0x5346,否,执行四;是,M模块的数据宽度为8位或16位,并执行六,四、访问M模块地址0xFC,读取该地址第一个字节数据;五、判断地址0xFC第一个字节数据是否为0x5346,否,退出识别;是,M模块的数据宽度为32位,并执行六,六、读取所述EEPROM的配置参数,完成M模块的识别。

    PXIe接口NandFlash数据流盘存取加速方法

    公开(公告)号:CN103150129A

    公开(公告)日:2013-06-12

    申请号:CN201310112830.9

    申请日:2013-04-02

    Abstract: PXIe接口Nand Flash数据流盘存取加速方法,本发明具体涉及PXIe接口Nand Flash数据流盘存取加速方法。它为了解决高速数据流盘对I/O速率要求很高,无法最大限度提高Nand Flash阵列的存取速度,Nand Flash存取速率与PXI Express高速接口速率不匹配的问题。该方法为:采用三级加速编程的方式对Nand Flash编程,在每个最小控制单元的编程序列中加入一级预编程操作,使得每个最小控制单元的第n+1次编程操作都能够滞后于第n次编程操作;从4片Nand Flash芯片中读取数据的过程,实现数据读取的流水线加速。本发明适用于测试领域。

    利用处理器GPIO管脚扩展M模块地址空间的方法

    公开(公告)号:CN102103543B

    公开(公告)日:2012-07-04

    申请号:CN201110043652.X

    申请日:2011-02-22

    Abstract: 利用处理器GPIO管脚扩展M模块地址空间的方法,涉及一种扩展M模块地址空间的方法,它实现了对S3C4510B的外部I/O地址空间进行扩展的问题。其方法是:将ARM处理器外设地址中的14位地址线作为M模块地址的低位,将ARM处理器的11位GPIO作为M模块地址的高位;在驱动程序中将待访问的M模块地址按照上述规则换算成ARM处理器能够访问的GPIO地址和外设地址的组合,在驱动程序中设定有效的ARM处理器GPIO值,使上述GPIO地址有效,驱动程序访问上述外设地址即能够实现ARM处理器对待访问的M模块地址空间的访问,从而实现通过ARM处理器GPIO管脚将M模块控制器的地址线宽度扩展到25位。本发明适用于扩展M模块地址空间。

    基于M模块同步码的智能载板M模块自动识别方法

    公开(公告)号:CN102148061A

    公开(公告)日:2011-08-10

    申请号:CN201010612208.0

    申请日:2010-12-29

    Abstract: 基于M模块同步码的智能载板M模块自动识别方法,属于自动测试领域,本发明为解决在预先不知道M模块信息的情况下,无法对不同配置的M模块进行正确识别的问题。本发明方法包括以下:一、将/DS0、/DS1都置低;二、访问M模块的地址0xFE,读取第一个字节数据;三、判断地址0xFE第一个字节数据是否为0x5346,否,执行四;是,M模块的数据宽度为8位或16位,并执行六,四、访问M模块地址0xFC,读取该地址第一个字节数据;五、判断地址0xFC第一个字节数据是否为0x5346,否,退出识别;是,M模块的数据宽度为32位,并执行六,六、读取所述EEPROM的配置参数,完成M模块的识别。

    利用异步通知实现LXI载板应用程序对M模块中断响应的方法

    公开(公告)号:CN102117223A

    公开(公告)日:2011-07-06

    申请号:CN201110043617.8

    申请日:2011-02-22

    Abstract: 利用异步通知实现LXI载板应用程序对M模块中断响应的方法,涉及实现LXI载板应用程序对M模块中断响应的方法,解决LXI载板设计过程中,中断处理过程不能够直接把外部中断事件传递至应用层的问题。其方法:在LXI载板的ARM处理器的驱动层中的中断服务程序中建立中断处理函数,并在所述中断处理函数中设置一个信号产生函数,当M模块的中断信号到达ARM处理器的驱动层后,驱动程序将所述硬件中断信号输出至驱动层中的中断服务程序中;同时,驱动程序控制中断处理函数中信号产生函数向应用程序发送一个异步信号,应用程序接收所述异步信号后,将所述异步信号发送到应用层的中断处理函数中执行。本发明适用于基于M模块的LXI载板的设计。

    一种基于队列管理机制的固态硬盘并行访问方法及装置

    公开(公告)号:CN103902475A

    公开(公告)日:2014-07-02

    申请号:CN201410166092.0

    申请日:2014-04-23

    Abstract: 一种基于队列管理机制的固态硬盘并行访问方法及装置,属于固态存储领域。解决了现有并行访问方法和装置在并行写入数据请求时,数据在物理空间的离散对垃圾回收的不良影响,以及只考虑垃圾回收效率,导致对固态硬盘I/O性能降低的问题。本发明所述的并行访问方法包括以下步骤:当文件系统请求到达时,判断此次请求是顺序请求还是随机请求,若为随机请求,则使用轮循并行访问方法进行响应,若为顺序请求,则进一步判断所有请求长度L;本发明所述的并行访问装置通过多个比较模块和多个执行模块,相互进行数据传输实现并行访问过程。本发明适用于固态硬盘并行访问。

    基于M模块的LXI设备中的M模块LL驱动层实现方法

    公开(公告)号:CN102104508B

    公开(公告)日:2012-12-26

    申请号:CN201010612211.2

    申请日:2010-12-29

    Abstract: 基于M模块的LXI设备中的M模块LL驱动层实现方法,属于自动测试领域,本发明为解决现有用于LXI设备的M模块驱动软件架构与硬件的无关性问题。本发明方法:M模块硬件接口控制逻辑由FPGA实现,M模块软件架构的LL驱动层驱动:用于实现M模块接口操作函数;HL驱动层驱动:调用LL驱动层的函数;测试功能相关应用层:将HL驱动层提供的函数接口重新封装;测试设备相关应用层:测试功能;LL驱动层分为用户态和内核态两部分架构,用户态采用uClinux应用程序进行FPGA设置及寄存器配置;内核态采用uClinux字符型驱动,进行ARM处理器的设置及寄存器配置;由系统调用及中断用户态和内核态的相应函数。

    一种基于队列管理机制的固态硬盘并行访问方法及装置

    公开(公告)号:CN103902475B

    公开(公告)日:2017-01-25

    申请号:CN201410166092.0

    申请日:2014-04-23

    Abstract: 一种基于队列管理机制的固态硬盘并行访问方法及装置,属于固态存储领域。解决了现有并行访问方法和装置在并行写入数据请求时,数据在物理空间的离散对垃圾回收的不良影响,以及只考虑垃圾回收效率,导致对固态硬盘I/O性能降低的问题。本发明所述的并行访问方法包括以下步骤:当文件系统请求到达时,判断此次请求是顺序请求还是随机请求,若为随机请求,则使用轮循并行访问方法进行响应,若为顺序请求,则进一步判断所有请求长度L;本发明所述的并行访问装置通过多个比较模块和多个执行模块,相互进行数据传输实现并行访问过程。本发明适用于固态硬盘并行访问。

Patent Agency Ranking