一种基于循环优先级实现公平仲裁的仲裁电路

    公开(公告)号:CN110083563B

    公开(公告)日:2022-10-28

    申请号:CN201910255693.1

    申请日:2019-04-01

    Applicant: 吉林大学

    Abstract: 本发明公开了一种基于循环优先级实现公平仲裁的仲裁电路,属于集成电路技术领域,由若干个仲裁单元构成,所述仲裁单元包括优先级选择单元、请求产生单元及应答产生单元,该电路通过引入计数器,利用计数器交替产生0和1的特点,判断出了奇偶次冲突,并利用输出结果控制强制拉高或拉低以干扰RS触发器的亚稳态,使整个电路的延时降低。同时两个开关同时作用确保了电路的稳定性,双向确保了亚稳态性被干扰,不会出现结果不定的情况,极大地增强了电路的鲁棒性。整体电路减少了门级电路的个数,减少了延时模块的使用,极大地降低了功耗,减少了延迟,减少了电路面积,实现了低功耗,少延迟,面积小性能稳定的公平仲裁电路。

    一种基于循环优先级实现公平仲裁的仲裁电路

    公开(公告)号:CN110083563A

    公开(公告)日:2019-08-02

    申请号:CN201910255693.1

    申请日:2019-04-01

    Applicant: 吉林大学

    Abstract: 本发明公开了一种基于循环优先级实现公平仲裁的仲裁电路,属于集成电路技术领域,由若干个仲裁单元构成,所述仲裁单元包括优先级选择单元、请求产生单元及应答产生单元,该电路通过引入计数器,利用计数器交替产生0和1的特点,判断出了奇偶次冲突,并利用输出结果控制强制拉高或拉低以干扰RS触发器的亚稳态,使整个电路的延时降低。同时两个开关同时作用确保了电路的稳定性,双向确保了亚稳态性被干扰,不会出现结果不定的情况,极大地增强了电路的鲁棒性。整体电路减少了门级电路的个数,减少了延时模块的使用,极大地降低了功耗,减少了延迟,减少了电路面积,实现了低功耗,少延迟,面积小性能稳定的公平仲裁电路。

Patent Agency Ranking