电路板及终端
    2.
    发明公开
    电路板及终端 审中-实审

    公开(公告)号:CN117320254A

    公开(公告)日:2023-12-29

    申请号:CN202210738709.6

    申请日:2022-06-24

    Abstract: 本申请提供一种电路板,包括:基板;位于所述基板一表面的走线层,所述走线层用于传输第一电信号和第二电信号,所述第一电信号的频率高于所述第二电信号的频率;接地层,位于所述基板的一侧,所述接地层用于为所述第二电信号提供参考电位;以及抗扰结构,用于形成寄生电容以为所述第一电信号提供参考电位。本申请还提供一种终端。

    数据同步的方法及电子设备

    公开(公告)号:CN115134064A

    公开(公告)日:2022-09-30

    申请号:CN202110329850.6

    申请日:2021-03-27

    Abstract: 本申请实施例公开了一种数据同步的方法及电子设备,在接收到的同步序列和预设同步序列的最大相关峰不小于判决门限时,即可确定接收端和发送端之间的同步成功;而在接收到的同步序列和预设同步序列的最大相关峰小于判决门限时,接收端上报错误信息,并根据错误信息调整判决门限至不大于最大相关峰,这样,接收到的同步序列和预设同步序列的最大相关峰再次和调整后的判决门限比较时,该最大相关峰小于或等于调整后的判决门限,接收端和发送端之间的同步成功。因此,应用本申请实施例提供的数据同步的方法,能够提高接收端和发送端之间同步成功的几率,进而在接收端和发送端之间可以高速传输有效载荷数据。

    屏蔽结构和电子设备
    4.
    发明公开

    公开(公告)号:CN118139395A

    公开(公告)日:2024-06-04

    申请号:CN202410066099.9

    申请日:2024-01-16

    Abstract: 本申请实施例提供了一种屏蔽结构和电子设备,涉及电子设备技术领域。其中,电子设备包括电路板、屏蔽框、第一屏蔽层和至少一层第二屏蔽层。电路板的表面设有多个电子器件。屏蔽框连接于电路板的表面上。第一屏蔽层覆盖并连接在屏蔽框的远离电路板的一侧,电路板、第一屏蔽层与屏蔽框围设成第一屏蔽腔。多个电子器件设于第一屏蔽腔内。至少一层第二屏蔽层与第一屏蔽层层叠设置;至少一层第二屏蔽层设于第一屏蔽腔内,且设置在至少一个电子器件的远离电路板的一侧;第二屏蔽层与电路板耦合连接。本申请实施例可以在不增加电路板的平面设计空间的情况下,提高对于电磁干扰等的屏蔽能力。

    一种共模滤波器及电子设备
    5.
    发明公开

    公开(公告)号:CN115276585A

    公开(公告)日:2022-11-01

    申请号:CN202110480983.3

    申请日:2021-04-30

    Abstract: 本申请实施例提供一种共模滤波器及电子设备,共模滤波器包括介质层以及位于介质层中的第一绕组和第二绕组,第一绕组包括层叠设置的第一线圈和第二线圈,第一线圈和第二线圈电连接,第二绕组包括层叠设置的第三线圈和第四线圈,第三线圈和第四线圈电连接,第三线圈位于第一线圈和第二线圈之间,第二线圈位于第三线圈和第四线圈之间。第一线圈、第二线圈、第三线圈和第四线圈中,至少一个线圈的中心线与相邻线圈的中心线之间具有预设的距离,这样有效的减小绕组层间的分布电容,使共模滤波器具有较低的模态转换损耗,提升共模滤波器的平衡性和模态转换性能,从而保证传输质量,避免了传输乱码等现象的发生。

    磁性薄膜及其制备方法、半导体封装模组和电子设备

    公开(公告)号:CN115413210A

    公开(公告)日:2022-11-29

    申请号:CN202110586639.2

    申请日:2021-05-27

    Abstract: 本申请提供一种磁性薄膜,包括基底和复合层。复合层包括层叠的多个磁性层和绝缘的多个介质层,多个磁性层和多个介质层在所述基底一侧层叠交替排布。每一个磁性层的厚度为2nm‑100nm;每一个介质层的厚度为2nm‑10nm。复合层包括非周期性分布的多条裂纹。至少部分裂纹沿垂直复合层的层叠方向的横截面的延伸方向不同,至少部分的裂纹沿垂直复合层的层叠方向的横截面非直线延伸。本申请还提供该种应用该磁性薄膜的电子设备和半导体封装模组、该磁性薄膜的制备方法。所述磁性薄膜为在射频微波频段具有高磁导率的吸波材料。所述磁性薄膜在厚度达到微米级的条件下仍具有高磁导率和高电阻率。

    电子器件模组及电子设备
    7.
    发明公开

    公开(公告)号:CN115377682A

    公开(公告)日:2022-11-22

    申请号:CN202110549848.X

    申请日:2021-05-20

    Abstract: 本申请涉及通信技术领域,公开了一种电子器件模组及电子设备。电子器件模组包括:电连接器,用于与电子设备的其它部件电连接;并且电连接器的外壳的材料包含屏蔽材料或在外壳套合有由屏蔽材料构成的屏蔽结构。当电子设备的射频天线辐射的电磁波传播到电连接器部分时,屏蔽材料的外壳或屏蔽材料构成的屏蔽结构能够吸收电磁波,减小射频天线对电子器件模组和电子设备的干扰,如此可以将电子器件模组布置在射频天线附近,提高电子设备的紧凑性和设计灵活性,同时不需要增加接地端子和导电布,节约电子设备的制造成本。

    数据同步的方法及电子设备

    公开(公告)号:CN115134064B

    公开(公告)日:2024-01-16

    申请号:CN202110329850.6

    申请日:2021-03-27

    Abstract: 本申请实施例公开了一种数据同步的方法及电子设备,在接收到的同步序列和预设同步序列的最大相关峰不小于判决门限时,即可确定接收端和发送端之间的同步成功;而在接收到的同步序列和预设同步序列的最大相关峰小于判决门限时,接收端上报错误信息,并根据错误信息调整判决门限至不大于最大相关峰,这样,接收到的同步序列和预设同步序列的最大相关峰再次和调整后的判决门限比较时,该最大相关峰小于或等于调整后的判决门限,接收端和发送端之间的同步成功。因此,应用本申请实施例提供的数据同步的方法,能够提高接收端和发送端之间同步成功的几率,进而在接收端和发送端之间可以高速传输有效载荷数据。

    延时调节电路、集成电路和电子设备

    公开(公告)号:CN117278001A

    公开(公告)日:2023-12-22

    申请号:CN202210672608.3

    申请日:2022-06-15

    Abstract: 本申请提供了一种延时调节电路、集成电路和电子设备,通过对第一差分信号的延时和第二差分信号的延时进行调节,使得两路差分信号的延时尽可能相等,而且使得两路差分信号的有效脉宽相等,进而避免两路差分信号丢失或误码。延时调节电路可以包括信号产生模块、K个控制模块和输出模块。信号产生模块用于产生K路控制信号。控制模块用于根据一路控制信号输出多路门控信号。输出模块用于根据多路门控信号输出第一差分信号和第二差分信号。

    一种共模滤波器及终端设备

    公开(公告)号:CN114551029B

    公开(公告)日:2023-10-20

    申请号:CN202011356034.6

    申请日:2020-11-26

    Abstract: 本申请提供一种共模滤波器及终端设备,涉及滤波器技术领域。该共模滤波器包括:第一绕组和第二绕组;第一绕组的一部分和第二绕组的一部分围绕同一绕轴旋转形成在第一线圈层上,第一绕组的另一部分和第二绕组的另一部分围绕同一绕轴旋转形成在与第一线圈层层叠的第二线圈层上;在第一线圈层和第二线圈层,每相邻两圈第一绕组之间具有一圈第二绕组;在第一线圈层,第一绕组和第二绕组从外圈至内圈环绕,且第二绕组相对第一绕组处于外圈;在第二线圈层,第一绕组和第二绕组从内圈至外圈环绕,第二绕组相对第一绕组处于内圈,且第二线圈层中第一绕组和第二绕组的环绕方向,和第一线圈层中第一绕组和第二绕组的环绕方向相同。

Patent Agency Ranking