-
公开(公告)号:CN111656338B
公开(公告)日:2024-06-21
申请号:CN201980010772.4
申请日:2019-01-30
Applicant: 北欧半导体公司
Abstract: 半导体集成电路器件(1;201)包括两个处理子系统(10、40;210、240),每个子系统包括各自的处理器(14、44;214;244)、一组本地外围设备(16、46;216;246)、和桥单元(22、52;222、252),它们都连接到各自的本地总线(12、42;212、242)。电互连(70;270)连接各个桥单元。第一桥单元(22;222)包括可通过第一本地总线(12)访问的任务寄存器(24a),并且可被配置为检测对任务寄存器(24a)的写入,并通过在互连(70;270)上发送事件信号到第二桥单元(52;252)进行响应。第二桥单元(52;252)可以被配置为接收事件信号,并通过向第二处理器(44;244)发送中断信号进行响应。
-
公开(公告)号:CN112602040B
公开(公告)日:2023-09-29
申请号:CN201980055743.X
申请日:2019-06-26
Applicant: 北欧半导体公司
Inventor: 安德斯·诺尔 , 乔尔·鲁斯滕 , 罗南·巴尔齐克 , 维加德·安德瑞森 , 佩尔-卡斯滕·斯科格隆
IPC: G06F1/3234 , G06F1/3287
Abstract: 一种集成电路设备(100),其包括经由总线系统(110)连接到处理器(102)的第一和第二外设(122、124、26、128)、与所述总线系统分开的外设互连件(160)、唤醒逻辑(150)、配置存储器和功率控制器(106)。响应于状态改变,所述第一外设生成事件信号,这些事件信号被输出到所述外设互连件。所述外设互连件向所述第二外设提供所述事件信号,所述第二外设响应于此启动任务。第一外设(122、124)、第二外设(126、128)和唤醒逻辑(150)分别处于第一(142)、第二(144)和第三(148)功率域中。每当第一或第二功率域被上电时,所述功率控制器(106)就向第三功率域(148)提供功率。所述唤醒逻辑(150)检测来自第一外设的事件信号,并且如果确定所述第二外设被配置为响应于此启动任务,则它指令所述功率控制器为第二外设上电。
-
公开(公告)号:CN111656338A
公开(公告)日:2020-09-11
申请号:CN201980010772.4
申请日:2019-01-30
Applicant: 北欧半导体公司
Abstract: 半导体集成电路器件(1;201)包括两个处理子系统(10、40;210、240),每个子系统包括各自的处理器(14、44;214;244)、一组本地外围设备(16、46;216;246)、和桥单元(22、52;222、252),它们都连接到各自的本地总线(12、42;212、242)。电互连(70;270)连接各个桥单元。第一桥单元(22;222)包括可通过第一本地总线(12)访问的任务寄存器(24a),并且可被配置为检测对任务寄存器(24a)的写入,并通过在互连(70;270)上发送事件信号到第二桥单元(52;252)进行响应。第二桥单元(52;252)可以被配置为接收事件信号,并通过向第二处理器(44;244)发送中断信号进行响应。
-
公开(公告)号:CN112602040A
公开(公告)日:2021-04-02
申请号:CN201980055743.X
申请日:2019-06-26
Applicant: 北欧半导体公司
Inventor: 安德斯·诺尔 , 乔尔·鲁斯滕 , 罗南·巴尔齐克 , 维加德·安德瑞森 , 佩尔-卡斯滕·斯科格隆
IPC: G06F1/3234 , G06F1/3287
Abstract: 一种集成电路设备(100),其包括经由总线系统(110)连接到处理器(102)的第一和第二外设(122、124、26、128)、与所述总线系统分开的外设互连件(160)、唤醒逻辑(150)、配置存储器和功率控制器(106)。响应于状态改变,所述第一外设生成事件信号,这些事件信号被输出到所述外设互连件。所述外设互连件向所述第二外设提供所述事件信号,所述第二外设响应于此启动任务。第一外设(122、124)、第二外设(126、128)和唤醒逻辑(150)分别处于第一(142)、第二(144)和第三(148)功率域中。每当第一或第二功率域被上电时,所述功率控制器(106)就向第三功率域(148)提供功率。所述唤醒逻辑(150)检测来自第一外设的事件信号,并且如果确定所述第二外设被配置为响应于此启动任务,则它指令所述功率控制器为第二外设上电。
-
-
-