-
公开(公告)号:CN111656338B
公开(公告)日:2024-06-21
申请号:CN201980010772.4
申请日:2019-01-30
Applicant: 北欧半导体公司
Abstract: 半导体集成电路器件(1;201)包括两个处理子系统(10、40;210、240),每个子系统包括各自的处理器(14、44;214;244)、一组本地外围设备(16、46;216;246)、和桥单元(22、52;222、252),它们都连接到各自的本地总线(12、42;212、242)。电互连(70;270)连接各个桥单元。第一桥单元(22;222)包括可通过第一本地总线(12)访问的任务寄存器(24a),并且可被配置为检测对任务寄存器(24a)的写入,并通过在互连(70;270)上发送事件信号到第二桥单元(52;252)进行响应。第二桥单元(52;252)可以被配置为接收事件信号,并通过向第二处理器(44;244)发送中断信号进行响应。
-
公开(公告)号:CN111656338A
公开(公告)日:2020-09-11
申请号:CN201980010772.4
申请日:2019-01-30
Applicant: 北欧半导体公司
Abstract: 半导体集成电路器件(1;201)包括两个处理子系统(10、40;210、240),每个子系统包括各自的处理器(14、44;214;244)、一组本地外围设备(16、46;216;246)、和桥单元(22、52;222、252),它们都连接到各自的本地总线(12、42;212、242)。电互连(70;270)连接各个桥单元。第一桥单元(22;222)包括可通过第一本地总线(12)访问的任务寄存器(24a),并且可被配置为检测对任务寄存器(24a)的写入,并通过在互连(70;270)上发送事件信号到第二桥单元(52;252)进行响应。第二桥单元(52;252)可以被配置为接收事件信号,并通过向第二处理器(44;244)发送中断信号进行响应。
-